注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學(xué)技術(shù)計算機/網(wǎng)絡(luò)硬件、外部設(shè)備與維護Altera FPGA系統(tǒng)設(shè)計實用教程(第2版)

Altera FPGA系統(tǒng)設(shè)計實用教程(第2版)

Altera FPGA系統(tǒng)設(shè)計實用教程(第2版)

定 價:¥49.00

作 者: 李莉,張磊,董秀則,李雪梅 著
出版社: 清華大學(xué)出版社
叢編項: 高等學(xué)校電子信息類專業(yè)系列教材
標 簽: 暫缺

ISBN: 9787302473121 出版時間: 2017-06-01 包裝: 平裝
開本: 16開 頁數(shù): 280 字數(shù):  

內(nèi)容簡介

  本書從基礎(chǔ)到應(yīng)用,系統(tǒng)介紹了Altera FPGA的開發(fā)應(yīng)用知識?;A(chǔ)部分包括FPGA開發(fā)流程、硬件描述語言VHDL和Verilog、Quartus Prime開發(fā)環(huán)境、基本電路的FPGA設(shè)計、基于IP核的設(shè)計等內(nèi)容; 應(yīng)用部分包括人機交互接口設(shè)計、數(shù)字信號處理電路設(shè)計、密碼算法設(shè)計、嵌入式Nios設(shè)計等內(nèi)容。全書語言簡明易懂、邏輯清晰,向讀者提供了不同領(lǐng)域的FPGA應(yīng)用實例以及完整的設(shè)計源程序。本書可作為高等學(xué)校電子信息、計算機、自動化等專業(yè)的本科生教材,也可供從事電子設(shè)計的工程技術(shù)人員參考。

作者簡介

暫缺《Altera FPGA系統(tǒng)設(shè)計實用教程(第2版)》作者簡介

圖書目錄

第1章FPGA開發(fā)簡介
1.1可編程邏輯器件概述
1.2FPGA芯片
1.2.1FPGA框架結(jié)構(gòu)
1.2.2Altera公司的FPGA
1.3FPGA開發(fā)工具
1.4基于FPGA的開發(fā)流程
1.4.1FPGA設(shè)計方法概論
1.4.2典型FPGA開發(fā)流程
1.4.3FPGA的配置
1.4.4基于FPGA的SoC設(shè)計方法
第2章硬件描述語言
2.1VHDL硬件描述語言
2.1.1程序基本結(jié)構(gòu)
2.1.2VHDL程序語法規(guī)則
2.1.3并行語句
2.1.4順序語句
2.1.5子程序及子程序調(diào)用語句
2.2Verilog硬件描述語言
2.2.1Verilog HDL程序基本結(jié)構(gòu)
2.2.2Verilog HDL數(shù)據(jù)類型
2.2.3Verilog HDL運算符
2.2.4Verilog HDL描述語句
2.2.5語句的順序執(zhí)行與并行執(zhí)行
2.2.6Verilog HDL元件例化
第3章Quartus Prime設(shè)計開發(fā)環(huán)境
3.1Quartus Prime概述
3.2Quartus Prime設(shè)計流程
3.2.1設(shè)計輸入
3.2.2設(shè)計處理
3.2.3波形仿真
3.2.4器件編程
3.3嵌入式邏輯分析儀使用
第4章基本電路的HDL設(shè)計
4.1基本電路的VHDL設(shè)計
4.1.1優(yōu)先編碼器
4.1.2數(shù)據(jù)選擇器
4.1.3組合邏輯電路與并行語句、進程語句的關(guān)系
4.1.4運算電路
4.1.5時鐘信號
4.1.6鎖存器和觸發(fā)器
4.1.7同步、異步信號描述
4.1.8同步電路設(shè)計原則
4.1.9計數(shù)器
4.1.10分頻電路
4.1.11寄存器
4.1.12狀態(tài)機
4.1.13動態(tài)掃描電路
4.2基本電路的Verilog設(shè)計
4.2.1優(yōu)先編碼器
4.2.2譯碼器
4.2.3數(shù)據(jù)選擇器
4.2.4運算電路設(shè)計
4.2.5時鐘信號
4.2.6觸發(fā)器
4.2.7同步、異步控制信號
4.2.8計數(shù)器
4.2.9分頻器
4.2.10寄存器
4.2.11串并轉(zhuǎn)換電路
4.2.12有限狀態(tài)機
4.2.13動態(tài)掃描電路
第5章基于IP的設(shè)計
5.1IP核
5.2觸發(fā)器IP核的VHDL設(shè)計應(yīng)用
5.3存儲器IP核的VHDL設(shè)計應(yīng)用
5.4鎖相環(huán)IP核的VHDL設(shè)計應(yīng)用
5.5運算電路IP核的VHDL設(shè)計應(yīng)用
第6章人機交互接口設(shè)計
6.1鍵盤掃描電路的VHDL設(shè)計
6.1.1設(shè)計原理
6.1.2設(shè)計實現(xiàn)
6.1.3綜合仿真
6.2液晶驅(qū)動電路的VHDL設(shè)計
6.2.1設(shè)計原理
6.2.2設(shè)計實現(xiàn)
6.2.3綜合仿真
第7章數(shù)字信號處理
7.1差錯控制電路的VHDL設(shè)計(CRC校驗電路)
7.1.1設(shè)計原理
7.1.2校驗電路的VHDL實現(xiàn)
7.1.3綜合仿真
7.2濾波電路的VHDL設(shè)計
7.2.1設(shè)計原理
7.2.2FIR濾波電路的設(shè)計實現(xiàn)
7.2.3綜合仿真
7.3HDB3基帶信號編譯碼電路的VHDL設(shè)計
7.3.1設(shè)計原理
7.3.2設(shè)計實現(xiàn)
7.3.3綜合仿真
第8章密碼算法設(shè)計
8.1分組密碼算法的VHDL設(shè)計(SM4)
8.1.1SM4算法原理
8.1.2設(shè)計實現(xiàn)
8.1.3仿真驗證
8.2流密碼算法的VHDL設(shè)計(ZUC)
8.2.1ZUC算法原理
8.2.2設(shè)計實現(xiàn)
8.2.3仿真驗證
8.3HASH算法的VHDL設(shè)計(SM3)
8.3.1SM3算法原理
8.3.2設(shè)計實現(xiàn)
8.3.3仿真驗證
第9章基于Nios Ⅱ的SOPC系統(tǒng)開發(fā)
9.1簡介
9.1.1SOPC技術(shù)
9.1.2Nios Ⅱ嵌入式處理器
9.1.3Qsys開發(fā)工具
9.2SOPC硬件開發(fā)
9.2.1啟動Qsys
9.2.2添加Nios Ⅱ及外設(shè)IP模塊
9.2.3集成Nios Ⅱ系統(tǒng)至Quartus Prime
9.3SOPC軟件系統(tǒng)開發(fā)
9.3.1創(chuàng)建Nios Ⅱ工程
9.3.2設(shè)置工程的系統(tǒng)屬性
9.3.3程序編寫及編譯
9.3.4代碼調(diào)試及運行
附錄DES算法的S盒
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.dappsexplained.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號