注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)硬件、外部設(shè)備與維護(hù)計(jì)算機(jī)硬件技術(shù)基礎(chǔ)

計(jì)算機(jī)硬件技術(shù)基礎(chǔ)

計(jì)算機(jī)硬件技術(shù)基礎(chǔ)

定 價(jià):¥39.50

作 者: 李繼燦 主編
出版社: 清華大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 工學(xué) 教材 研究生/本科/專(zhuān)科教材

購(gòu)買(mǎi)這本書(shū)可以去


ISBN: 9787302402336 出版時(shí)間: 2015-07-01 包裝:
開(kāi)本: 頁(yè)數(shù): 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  李繼燦主編的《計(jì)算機(jī)硬件技術(shù)基礎(chǔ)(第3版) 》以當(dāng)前國(guó)內(nèi)外廣泛使用的16/32/64位微處理器為 背景,追蹤主流系列高性能微型計(jì)算機(jī)的技術(shù)發(fā)展方 向,抓住關(guān)鍵技術(shù)發(fā)展的主線,全面、系統(tǒng)、深入地 討論了計(jì)算機(jī)的基礎(chǔ)知識(shí)、微處理器系統(tǒng)結(jié)構(gòu)與技術(shù) 、指令系統(tǒng)與匯編語(yǔ)言程序設(shè)計(jì)、存儲(chǔ)器系統(tǒng)、浮點(diǎn) 部件、輸入輸出與中斷技術(shù)、可編程接口芯片、微機(jī) 硬件新技術(shù)、多媒體外部設(shè)備及接口卡,最后討論了 正在快速發(fā)展和廣泛使用的多核計(jì)算機(jī)。書(shū)中還介紹 了廣為關(guān)注的x86與ARM兩大微處理器架構(gòu)在個(gè)人計(jì)算 機(jī)與移動(dòng)計(jì)算技術(shù)中的市場(chǎng)新格局,以及嵌入式計(jì)算 機(jī)系統(tǒng)基礎(chǔ)知識(shí)與多媒體技術(shù)基礎(chǔ)等內(nèi)容。本書(shū)定位準(zhǔn)確,結(jié)構(gòu)新穎,內(nèi)容先進(jìn),實(shí)用性強(qiáng) ,便于教學(xué)和自學(xué),適合作為高等學(xué)校非計(jì)算機(jī)專(zhuān)業(yè) 的教材和成人高等教育的培訓(xùn)教材、自學(xué)讀本,也可 作為廣大科技工作者和從事計(jì)算機(jī)基礎(chǔ)教學(xué)研究的人 員的參考書(shū)。

作者簡(jiǎn)介

暫缺《計(jì)算機(jī)硬件技術(shù)基礎(chǔ)》作者簡(jiǎn)介

圖書(shū)目錄

第1章  計(jì)算機(jī)的基礎(chǔ)知識(shí)
  1.1 計(jì)算機(jī)發(fā)展概述
    1.1.1 計(jì)算機(jī)的發(fā)展簡(jiǎn)史
    1.1.2 計(jì)算機(jī)的主要應(yīng)用
  1.2 微型計(jì)算機(jī)概述
    1.2.1 微型計(jì)算機(jī)的發(fā)展階段
    1.2.2 微處理器的發(fā)展
    1.2.3 影響計(jì)算機(jī)性能設(shè)計(jì)的因素
  1.3 微型計(jì)算機(jī)系統(tǒng)的組成
  1.4 微機(jī)硬件系統(tǒng)結(jié)構(gòu)基礎(chǔ)
    1.4.1 總線結(jié)構(gòu)簡(jiǎn)介
    1.4.2 微處理器模型的組成
    1.4.3 存儲(chǔ)器概述
    1.4.4 輸入輸出(I/O)接口簡(jiǎn)介
  1.5 微機(jī)的工作原理與程序執(zhí)行過(guò)程
  1.6 計(jì)算機(jī)的運(yùn)算基礎(chǔ)
    1.6.1 二進(jìn)制數(shù)的運(yùn)算
    1.6.2 數(shù)制轉(zhuǎn)換綜合表示法
    1.6.3 二進(jìn)制編碼(代碼)
    1.6.4 數(shù)的定點(diǎn)與浮點(diǎn)表示
    1.6.5 帶符號(hào)數(shù)的表示法
    1.6.6 補(bǔ)碼的加減法運(yùn)算
    1.6.7 溢出及其判斷方法
  本章小結(jié)
  習(xí)題1
第2章  微處理器系統(tǒng)結(jié)構(gòu)與技術(shù)
  2.1 CISC與RISC技術(shù)
    2.1.1 CISC與RISC簡(jiǎn)介
    2.1.2 CISC與RISC技術(shù)的交替發(fā)展與融合
    2.1.3 ARM引領(lǐng)的移動(dòng)計(jì)算時(shí)代
    2.1.4 x86與ARM發(fā)展中的市場(chǎng)新格局
  2.2 8086/8088微處理器
    2.2.1 8086/8088CPU的內(nèi)部功能結(jié)構(gòu)
    2.2.2 8086/8088的編程結(jié)構(gòu)
    2.2.3 總線周期的概念
    2.2.4 8086/8088微處理器的引腳信號(hào)與功能
  2.3 8086/8088系統(tǒng)的工作模式
    2.3.1 最小模式操作
    2.3.2 最大模式操作
  2.4 8086/8088的存儲(chǔ)器及I/O組織
    2.4.1 存儲(chǔ)器組織
    2.4.2 存儲(chǔ)器的分段
    2.4.3 實(shí)際地址和邏輯地址
    2.4.4 堆棧
    2.4.5 “段加偏移”尋址機(jī)制允許重定位
    2.4.6 I/O組織
  2.5 80x86微處理器
    2.5.1 80286微處理器
    2.5.2 80386微處理器
    2.5.3 80486微處理器
    2.6 Pentium微處理器
    2.6.1 Pentium的體系結(jié)構(gòu)
    2.6.2 Pentium體系結(jié)構(gòu)的技術(shù)特點(diǎn)
  2.7 Pentium系列微處理器及相關(guān)技術(shù)的發(fā)展
    2.7.1 PentiumⅡ微處理器
    2.7.2 PentiumⅢ微處理器
    2.7.3 Pentium4微處理器簡(jiǎn)介
    2.7.4 CPU的主要性能指標(biāo)
  2.8 嵌入式計(jì)算機(jī)系統(tǒng)的應(yīng)用與發(fā)展
    2.8.1 嵌入式計(jì)算機(jī)系統(tǒng)概述
    2.8.2 嵌入式計(jì)算機(jī)體系結(jié)構(gòu)的發(fā)展
  本章小結(jié)
  習(xí)題2
第3章  微處理器的指令系統(tǒng)
  3.1 8086/8088的尋址方式
    3.1.1 數(shù)據(jù)尋址方式
    3.1.2 程序存儲(chǔ)器尋址方式
    3.1.3 堆棧存儲(chǔ)器尋址方式
    3.1.4 其他尋址方式
  ……
第4章  匯編語(yǔ)言程序設(shè)計(jì)
第5章  存儲(chǔ)器系統(tǒng)
第6章  浮點(diǎn)部僻
第7章  輸入輸出與中斷技術(shù)
第8章  可編程接口芯片
第9章  微機(jī)硬件新技術(shù)
第10章  多媒體外部設(shè)備及接口卡
第11章  多核計(jì)算機(jī)
附錄A  軟件調(diào)試技術(shù)
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) www.dappsexplained.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)