《Verilog HDL設計與實戰(zhàn)》分為四個部分:ModelSim仿真工具與Quartus Ⅱ開發(fā)工具的基本操作、Verilog HDL的語法介紹、FPGA實例設計和基于Qsys的Nios Ⅱ實例設計。首先介紹Quartus II的基本操作,包括工程的新建、代碼的編輯、原理圖的設計、Verilog HDL的代碼設計、基于Quartus Ⅱ和ModeISim的波形仿真及FPGA配置文件的下載等與FPGA設計有關的基本操作。之后配合Verilog HDL程序實例以Verilog HDL知識點的方式逐個介紹它的基本語法。然后,以實例為切入點,從簡單到復雜,介紹組合電路的建模、時序電路的建模和綜合實例的設計。最后,在Nios II的講解中,介紹基于Qsys的最小Nios II系統(tǒng)的搭建,基于Qsys的Nios Ⅱ自帶的lP模塊的使用,包括PIO模塊、UART模塊、定時器模塊和SPI模塊的應用,以及基于Qsys的自定義外設與自定義指令的應用實例?!禫erilog HDL設計與實戰(zhàn)》力求提供一種快速入門的方法,適用于電子相關專業(yè)的大學生,以及FPGA的初學者和對FPGA有興趣的電子工程師。