注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)組織與體系結(jié)構(gòu)基于Quartus II的FPGA/CPLD設(shè)計(jì)實(shí)例精解

基于Quartus II的FPGA/CPLD設(shè)計(jì)實(shí)例精解

基于Quartus II的FPGA/CPLD設(shè)計(jì)實(shí)例精解

定 價(jià):¥35.00

作 者: 李大社 等編著
出版社: 電子工業(yè)出版社
叢編項(xiàng):
標(biāo) 簽: 行業(yè)軟件及應(yīng)用

ISBN: 9787121120244 出版時(shí)間: 2010-11-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 241 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《基于Quartus II的FPGA/CPLD設(shè)計(jì)實(shí)例精解》以實(shí)例精解的方式講述基于Quaitus II的FPGA/CPLD設(shè)計(jì)方法和技巧,主要包括EDA與可編程器件概述Quarts II開(kāi)發(fā)環(huán)境、硬件設(shè)計(jì)語(yǔ)言、基本組合邏輯電路設(shè)計(jì)實(shí)例、基本時(shí)序邏輯電路設(shè)計(jì)實(shí)例、綜合典型實(shí)例、小型應(yīng)用和教學(xué)系統(tǒng)的開(kāi)發(fā),以及設(shè)計(jì)系統(tǒng)時(shí)應(yīng)注意的問(wèn)題。書(shū)中所介紹的設(shè)計(jì)實(shí)例均從原理敘述和邏輯分析出發(fā),采用EDA方法進(jìn)行設(shè)計(jì)輸入、仿真及實(shí)現(xiàn)?!痘赒uartus II的FPGA/CPLD設(shè)計(jì)實(shí)例精解》適合從事FPGA/CPLD設(shè)計(jì)開(kāi)發(fā)的技術(shù)人員閱讀,也可作為高等學(xué)校相關(guān)專業(yè)的教學(xué)用書(shū)。

作者簡(jiǎn)介

暫缺《基于Quartus II的FPGA/CPLD設(shè)計(jì)實(shí)例精解》作者簡(jiǎn)介

圖書(shū)目錄

第1章 EDA與可編程器件概述
1.1 可編程芯片技術(shù)的發(fā)展
1.2 可編程器件開(kāi)發(fā)
1.3 可編程器件廠商概述
1.4 開(kāi)發(fā)環(huán)境與硬件描述語(yǔ)言
1.5 CPLD/FPGA的基本結(jié)構(gòu)
1.5.1 乘積項(xiàng)結(jié)構(gòu)
1.5.2 查找表結(jié)構(gòu)
第2章 QuartusⅡ開(kāi)發(fā)指南
2.1 Quartus Ⅱ簡(jiǎn)介
2.2 Quartus Ⅱ的設(shè)計(jì)流程
2.2.1 設(shè)計(jì)輸入
2.2.2 綜合
2.2.3 布局布線
2.2.4 時(shí)序分析
2.2.5 仿真
2.2.6 編程與配置
2.2.7 工程更改管理
2.3 基于Quartus Ⅱ的設(shè)計(jì)實(shí)例
第3章 硬件設(shè)計(jì)語(yǔ)言
3.1 硬件描述語(yǔ)言
3.2 VHDL語(yǔ)言
3.2.1 VHDL語(yǔ)言的基本結(jié)構(gòu)
3.2.2 標(biāo)志符
3.2.3 數(shù)據(jù)對(duì)象
3.2.4 數(shù)據(jù)類(lèi)型
3.2.5 屬性
3.2.6 運(yùn)算符
3.2.7 VHDL的語(yǔ)句和結(jié)構(gòu)體
3.2.8 結(jié)構(gòu)體的子結(jié)構(gòu)描述
3.3 Verilog HDL
3.3.1 Verilog HDL的數(shù)據(jù)類(lèi)型
3.3.2 語(yǔ)言要素
3.3.3 表達(dá)式
3.3.4 賦值語(yǔ)句
3.3.5 條件語(yǔ)句
3.3.6 循環(huán)語(yǔ)句
第4章 基本組合邏輯電路設(shè)計(jì)實(shí)例
4.1 基本組合邏輯器件
4.1.1 三態(tài)器件
4.1.2 多任務(wù)器
4.1.3 全加器設(shè)計(jì)
4.2 復(fù)雜組合邏輯電路
4.2.1 帶符號(hào)乘法器設(shè)計(jì)
4.2.2 編碼器設(shè)計(jì)
4.2.3 加法器
4.2.4 表決器
第5章 基本時(shí)序邏輯電路設(shè)計(jì)實(shí)例
5.1 基本時(shí)序邏輯器件
5.1.1 寄存器
5.1.2 觸發(fā)器
5.2 簡(jiǎn)單時(shí)序邏輯電路
5.2.1 計(jì)數(shù)器與分頻器設(shè)計(jì)
5.2.2 狀態(tài)機(jī)與通信編碼/解碼電路
5.2.3 動(dòng)態(tài)掃描電路實(shí)現(xiàn)
5.2.4 發(fā)光管點(diǎn)陣實(shí)驗(yàn)
5.3 復(fù)雜時(shí)序邏輯電路
5.3.1 信號(hào)頻率測(cè)量
5.3.2 可控脈沖發(fā)生器
5.3.3 數(shù)控脈寬調(diào)制PWM
第6章 綜合典型實(shí)例
6.1 處理器外設(shè)
6.1.1 Intel 8255并行接口電路
6.1.2 8251設(shè)計(jì)/126
6.1.3 A6850 異步通信接口
6.2 存儲(chǔ)器接口
6.2.1 存儲(chǔ)器
6.2.2 先進(jìn)先出隊(duì)列
6.3 數(shù)字信號(hào)處理
6.3.1 FFT變換
6.3.2 CRC校驗(yàn)
6.3.3 曼徹斯特編解碼
6.4 控制類(lèi)
6.4.1 數(shù)碼鎖設(shè)計(jì)
6.4.2 步進(jìn)電動(dòng)機(jī)的控制
6.4.3 電子手表IC設(shè)計(jì)
6.5 其他實(shí)驗(yàn)
6.5.1 鍵盤(pán)接口設(shè)計(jì)
6.5.2 搶答器
6.5.3 交通燈控制實(shí)驗(yàn)
第7章 小型應(yīng)用和教學(xué)系統(tǒng)的開(kāi)發(fā)
7.1 教學(xué)系統(tǒng)介紹
7.1.1 功能模塊
7.1.2 系統(tǒng)功能
7.1.3 器件選擇
7.2 電路原理圖設(shè)計(jì)
7.2.1 CPLD單元
7.2.2 單片機(jī)和通信單元
7.2.3 數(shù)碼管發(fā)光管單元
7.2.4 輸入單元
7.3 單片機(jī)程序設(shè)計(jì)
7.3.1 主程序
7.3.2 定時(shí)器和延時(shí)函數(shù)
7.3.3 獲取命令和處理命令
7.3.4 獲取配置文件
7.3.5 單片機(jī)更新
7.3.6 CPLD配置
7.4 可編程邏輯器件設(shè)計(jì)
7.4.1 動(dòng)態(tài)掃描顯示
7.4.2 綜合
第8章 系統(tǒng)設(shè)計(jì)中應(yīng)注意的問(wèn)題
8.1 工作條件
8.2 引腳電壓
8.3 閉鎖(次序上電問(wèn)題)
8.4 高速設(shè)計(jì)
附錄A 本書(shū)涉及的專用簡(jiǎn)寫(xiě)詞匯
附錄B 關(guān)于Altera公司下載電纜安裝出現(xiàn)問(wèn)題的解決
附錄C 開(kāi)發(fā)實(shí)驗(yàn)裝置介紹
C.1 產(chǎn)品特色與優(yōu)勢(shì)
C.2 EDA1000、EDA 2000實(shí)驗(yàn)裝置模塊與技術(shù)參數(shù)
C.3 EDA 3000、EDA 4000型實(shí)驗(yàn)裝置說(shuō)明
C.4 其他類(lèi)型產(chǎn)品介紹

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) www.dappsexplained.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)