注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)軟件與程序設(shè)計(jì)其他編程語(yǔ)言/工具FPGA系統(tǒng)設(shè)計(jì)與實(shí)例

FPGA系統(tǒng)設(shè)計(jì)與實(shí)例

FPGA系統(tǒng)設(shè)計(jì)與實(shí)例

定 價(jià):¥45.00

作 者: 楊曉慧,楊旭 編著
出版社: 人民郵電出版社
叢編項(xiàng):
標(biāo) 簽: 程序設(shè)計(jì)

購(gòu)買這本書(shū)可以去


ISBN: 9787115215307 出版時(shí)間: 2010-01-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 335 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《FPGA系統(tǒng)設(shè)計(jì)與實(shí)例》共分為6章,分別介紹了EDA技術(shù)、可編程邏輯器件的基本知識(shí)及使用方法;VHDL語(yǔ)言設(shè)計(jì)方法;EDA的開(kāi)發(fā)工具QuartusII的使用方法和技巧;基于VHDL的簡(jiǎn)單電路、應(yīng)用電路及綜合電路的設(shè)計(jì),通過(guò)18個(gè)典型數(shù)字電路系統(tǒng)的設(shè)計(jì)實(shí)例(實(shí)例安排由簡(jiǎn)單到復(fù)雜),詳細(xì)地介紹了基于EDA技術(shù)“自頂向下”的層次化設(shè)計(jì)的方法和技巧?!禙PGA系統(tǒng)設(shè)計(jì)與實(shí)例》可作為EDA技術(shù)及相關(guān)技術(shù)課程設(shè)計(jì)的參考書(shū),也可供從事數(shù)字邏輯電路和系統(tǒng)設(shè)計(jì)的電子設(shè)計(jì)人員參考。

作者簡(jiǎn)介

暫缺《FPGA系統(tǒng)設(shè)計(jì)與實(shí)例》作者簡(jiǎn)介

圖書(shū)目錄

第1章 EDA技術(shù)與可編程邏輯器件 
1.1 EDA技術(shù)概述 
1.1.1 VHDL硬件描述語(yǔ)言 
1.1.2 EDA工具開(kāi)發(fā)流程 
  1.1.3 EDA的發(fā)展趨勢(shì) 
 1.2 可編程邏輯器件概述 
  1.2.1 基于乘積項(xiàng)的CPLD結(jié)構(gòu)與工作原理 
  1.2.2 基于查找表(Look-Up-Table)的FPGA結(jié)構(gòu)與工作原理 
  1.2.3 其他類型的FPGA、CPLD及工程選擇 
 1.3 FPGA/CPLD測(cè)試技術(shù) 
 1.4 CPLD和FPGA的編程與配置 
  1.4.1 利用ByteBlasterII并口下載電纜進(jìn)行配置 
  1.4.2 利用ByteBlasterMV并口下載電纜進(jìn)行配置 
  1.4.3 利用MasterBlaster串行/USB通信電纜進(jìn)行配置 
  1.4.4 利用BitBlaster串行下載電纜進(jìn)行配置 
  1.4.5 利用FPGA的專用芯片進(jìn)行配置 
  1.4.6 使用單片機(jī)配置FPGA 
  1.4.7 使用CPLD配置FPGA 
第2章 硬件描述語(yǔ)言VHDL 
 2.1 VHDL的特點(diǎn) 
 2.2 VHDL語(yǔ)言程序結(jié)構(gòu) 
  2.2.1 VHDL庫(kù) 
  2.2.2 VHDL程序包 
  2.2.3 實(shí)體 
  2.2.4 結(jié)構(gòu)體 
  2.2.5 配置 
 2.3 VHDL語(yǔ)言中的數(shù)據(jù)對(duì)象與數(shù)據(jù)類型 
  2.3.1 數(shù)據(jù)對(duì)象 
  2.3.2 數(shù)據(jù)類型 
 2.4 基本詞法單元與操作符 
  2.4.1 VHDL語(yǔ)言中的詞法單元包括注釋、數(shù)字、字符、字符串和位串 
  2.4.2 VHDL語(yǔ)言中的操作符 
 2.5 VHDL基本語(yǔ)句 
  2.5.1 并行語(yǔ)句 
  2.5.2 順序語(yǔ)句 
 2.6 VHDL語(yǔ)言與硬件電路的對(duì)應(yīng) 
  2.6.1 組合邏輯電路的VHDL描述 
  2.6.2 時(shí)序邏輯電路的VHDL描述 
 2.7 有限狀態(tài)機(jī) 
  2.7.1 一般狀態(tài)機(jī)的設(shè)計(jì) 
  2.7.2 Moore型有限狀態(tài)機(jī)的設(shè)計(jì) 
  2.7.3 Mealy型有限狀態(tài)機(jī)的設(shè)計(jì) 
  2.7.4 狀態(tài)編碼及剩余狀態(tài)處理 
第3章 QuartusⅡ功能及應(yīng)用 
 3.1 QuartusⅡ的設(shè)計(jì)流程 
  3.1.1 設(shè)計(jì)輸入 
  3.1.2 綜合 
  3.1.3 布局布線 
  3.1.4 時(shí)序分析 
  3.1.5 仿真 
  3.1.6 編程和配置 
  3.1.7 調(diào)試 
  3.1.8 系統(tǒng)級(jí)設(shè)計(jì) 
 3.2 原理圖設(shè)計(jì)方法 
  3.2.1 建立QuartusⅡ工程文件 
  3.2.2 源文件原理圖的輸入 
  3.2.3 時(shí)序仿真 
 3.3 VHDL文本輸入設(shè)計(jì)及引腳設(shè)置、下載和硬件測(cè)試 
  3.3.1 VHDL文本輸入設(shè)計(jì)方法 
  3.3.2 引腳設(shè)置、下載和硬件測(cè)試 
  3.3.3 對(duì)配置器件的編程下載 
 3.4 頂層電路的設(shè)計(jì) 
 3.5 LPM參數(shù)化宏功能模塊與IP的應(yīng)用 
  3.5.1 宏模塊應(yīng)用實(shí)例 
  3.5.2 在系統(tǒng)存儲(chǔ)器數(shù)據(jù)讀寫編輯器的應(yīng)用 
  3.5.3 其他存儲(chǔ)器模塊的定制與應(yīng)用 
  3.5.4 LPM嵌入式鎖相環(huán)的調(diào)用 
  3.5.5 IP核的使用 
 3.6 Signal TapII嵌入式邏輯分析儀的使用 
  3.6.1 Signal TapII使用實(shí)例 
  3.6.2 SignalTapII的觸發(fā)信號(hào)的編輯 
 3.7 多種LPM模塊應(yīng)用實(shí)例 
第4章 基于VHDL的簡(jiǎn)單電路的設(shè)計(jì) 
 4.1 DAC0832接口電路 
  4.1.1 DAC0832 接口電路及功能 
  4.1.2 DAC0832接口電路的程序設(shè)計(jì) 
 4.2 LCD顯示器的控制電路 
  4.2.1 MDLS系列液晶顯示模塊 
  4.2.2 顯示模塊驅(qū)動(dòng)電路的程序設(shè)計(jì) 
 4.3 LED顯示器的控制電路 
  4.3.1 LED靜態(tài)顯示控制電路 
  4.3.2 LED動(dòng)態(tài)顯示控制電路 
 4.4 分頻器的設(shè)計(jì) 
  4.4.1 整數(shù)分頻器 
  4.4.2 非整數(shù)分頻器 
  4.4.3 可控分頻器的設(shè)計(jì) 
 4.5 并行脈沖控制電路 
 4.6 二進(jìn)制振幅鍵控(ASK)調(diào)制器與解調(diào)器 
  4.6.1 二進(jìn)制振幅鍵控(ASK)調(diào)制器與解調(diào)器原理 
  4.6.2 ASK調(diào)制電路的VHDL程序 
  4.6.3 ASK解調(diào)電路的VHDL程序
第5章 基于VHDL的應(yīng)用電路的設(shè)計(jì) 
第6章 基于FPGA的綜合電路的設(shè)計(jì)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) www.dappsexplained.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)