注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡計算機科學理論與基礎知識計算機原理綜合課程設計

計算機原理綜合課程設計

計算機原理綜合課程設計

定 價:¥22.00

作 者: 姜詠江 編著
出版社: 清華大學出版社
叢編項: 普通高校本科計算機專業(yè)特色教材精選·計算機原理
標 簽: 計算機理論

ISBN: 9787302200017 出版時間: 2009-06-01 包裝: 平裝
開本: 16開 頁數(shù): 205 字數(shù):  

內(nèi)容簡介

  《計算機原理綜合課程設計》是針對計算機科學與技術專業(yè)的計算機原理綜合課程設計編寫的教材,突出了包括指令系統(tǒng)與CPU設計、操作系統(tǒng)核心設計、編譯器設計等在肉的計算機核心設計技術與方法,突出了完整計算機從無到有的實例設計與實驗,書中采用Quartus Ⅱ?qū)嵗O計引路,方法簡單,方便利用FPGA/CPLD器件實現(xiàn)。通過《計算機原理綜合課程設計》學習,不僅能夠深入理解計算機原理,而且能夠掌握現(xiàn)代的計算機基礎軟硬件設計技術。《計算機原理綜合課程設計》適合高等院校計算機、電子工程及機電專業(yè)的本科生作為計算機實驗教材使用,也可以作為應用計算機的廣大工程技術人員的參考資料。

作者簡介

暫缺《計算機原理綜合課程設計》作者簡介

圖書目錄

第1章 計算機設計基礎理論.
1.1 信息與信息處理
1.1.1 信息與媒體
1.1.2 信息處理與數(shù)據(jù)
1.2 限位記數(shù)
1.2.1 限位記數(shù)的基本概念
1.2.2 補碼制
1.2.3 補碼和反碼的關系
1.2.4 補碼制加法的溢出
1.2.5 變減法為加法
1.3 任意進制數(shù)
1.3.1 任意進制數(shù)概述
1.3.2 任意進制數(shù)互化
1.4 二進制數(shù)
1.4.1 二進制數(shù)的加減法
1.4.2 超長二進制數(shù)
1.4.3 二進制數(shù)的基數(shù)表示法
1.5 信息編碼
1.5.1 圖形文字數(shù)值化
1.5.2 顏色的數(shù)值化
1.5.3 模擬信息的數(shù)值化
1.5.4 ASCII編碼
1.5.5 漢字庫與機內(nèi)碼
1.5.6 外碼
1.6 布爾代數(shù)
1.6.1 布爾代數(shù)的概念
1.6.2 布爾代數(shù)的基本運算規(guī)則
1.6.3 異或
1.7 邏輯電路
1.7.1 二極管和三極管
1.7.2 基本邏輯門電路
1.8 依據(jù)表達式做電路
1.8.1 組合電路
1.8.2 邏輯電路的畫法
1.9 真值表與邏輯函數(shù)
1.9.1 邏輯真值表
1.9.2 由真值表求邏輯函數(shù)
1.9.3 變量無關
1.9.4 加法運算的邏輯表示
1.9.5 邏輯表達式的化簡
習題一
第2章 邏輯計算機
2.1 計算機邏輯結構
2.1.1 計算機的基本邏輯結構
2.1.2 指令執(zhí)行的設想
2.2 指令執(zhí)行要件與執(zhí)行過程
2.2.1 程序計數(shù)器
2.2.2 指令和數(shù)據(jù)存儲器
2.2.3 指令分析設備
2.2.4 指令執(zhí)行設備
2.2.5 指令執(zhí)行控制器
2.2.6 必要的附屬設備
2.2.7 指令執(zhí)行一般過程
2.3 部件關聯(lián)與信息傳輸
2.3.1 并行傳輸與串行傳輸
2.3.2 同步傳輸和異步傳輸
2.3.3 同步總線連接結構
2.4 計算機的分類
2.4.1 通用與專用計算機
2.4.2 計算機的規(guī)模
2.4.3 單處理器計算機與多處理器計算機
2.4.4 動態(tài)計算機
2.4.5 計算機網(wǎng)絡
習題二
第3章 EDA設計工具
3.1 建立工程項目
3.1.1 啟動QuanusII6.0
3.1.2 建立項目
3.2 設計文件
3.2.1 原理圖設計
3.2.2 VerilogHDL語言設計
3.3 原理圖轉(zhuǎn)換和程序編輯
3.4 編譯與器件封裝
3.4.1 局部工程編譯
3.4.2 封裝成器件放人用戶庫
3.5 電路仿真
3.5.1 建立仿真文件
3.5.2 仿真設置工具
3.5.3 功能仿真
3.5.4 時序仿真
3.6 工程下載驗證
習題三
第4章 常用基本器件設計
4.1 寄存器設計
4.1.1 寄存器原理圖設計
4.1.2 寄存器工作原理
4.1.3 寄存器的語言描述
4.1.4 寄存器仿真
4.2 加減法運算器設計
4.2.1 加減法單元原理圖設計..
4.2.2 加減單元的編碼
4.2.3 多位加減單元的連接
4.2.4 多位加減單元連接編程
4.2.5 加減法運算器原理圖設計
4.2.6 加減法運算器程序描述
4.2.7 加減法運算器仿真
4.3 同步計數(shù)器設計
I.3.1 設備同步工作
4.3.2 程序計數(shù)器
4.3.3 通用計數(shù)器
4.4 標志線的設計
4.4.1 累加器的標志線設計
4.4.2 數(shù)據(jù)監(jiān)測標志設計
4.5 移位運算器的設計
4.5.1 原理圖設計
4.5.2 移位運算器程序描述
4.5.3 移位運算器仿真
4.6 乘法運算器的設計
4.6.1 乘法手算形式分析
4.6.2 乘法陣列原理圖設計
4.6.3 乘法陣列的編碼
4.6.4 有符號數(shù)乘法運算器
4.7 除法運算器設計
4.7.1 除法手算的形式分析
4.7.2 減法運算器設計
4.7.3 除法陣列設計
4.7.4 除法行單元電路
4.7.5 正數(shù)除法電路設計
4.7.6 有符號除法運算器設計分析
4.7.7 對稱區(qū)間的除法運算器
4.7.8 實用除法運算器要件
4.7.9 實用除法運算器整體設計
4.8 譯碼器的設計
4.8.1 譯碼器電路設計
4.8.2 譯碼器的程序描述
4.8.3 選擇與通斷控制電路
4.9 節(jié)拍器的設計
4.9.1 電路設計
4.9.2 程序描述
4.9.3 工作原理
4.1 0存儲器的設計
4.1 0.1 地址譯碼器設計
4.1 0.2 存儲單元設計
4.1 0.3 256存儲單元存儲器
4.1 0.4 大容量存儲器設計
習題四
第5章 控制矩陣設計方法
5.1 控制矩陣設計的基本方法
5.1.1 在數(shù)據(jù)庫中建表
5.1.2 生成VerilogHDL程序描述
5.2 模塊描述生成器
5.2.1 模塊描述生成器的安裝
5.2.2 模塊描述生成器的使用
5.2.3 模塊描述生成器的設計程序
習題五
第6章 計算機設計實例
6.1 計算機整體設計
6.1.1 計算機組成結構
6.1.2 計算機功能設計目標
6.1.3 確定指令系統(tǒng)
6.2 器件設計的描述
6.2.1 譯碼器
6.2.2 節(jié)拍器
6.2.3 寄存器與指針
6.2.4 alu設計
6.2.5 存儲器的設計
6.2.6 存儲器部件
6.3 總線結構設計
6.3.1 連接存儲器和運算器
6.3.2 累加器.計數(shù)器連人總線
6.3.3 操作數(shù)寄存器.數(shù)據(jù)寄存器.輸出寄存器連人總線
6.4 指令系統(tǒng)設計
6.4.1 指令全程分析
6.4.2 計算機指令全程表
6.5 控制器設計
6.5.1 控制矩陣設計
6.5.2 組織控制器
6.6 輸入接口設備設計
6.6.1 緩沖區(qū)接口電路
6.6.2 輸入接口解決的問題
6.6.3 操作系統(tǒng)的設計
6.6.4 操作系統(tǒng)的發(fā)展
6.7 計算機總體設計
6.7.1 頂層結構
6.7.2 輸入程序數(shù)據(jù)控制
6.8 程序運行仿真
6.8.1 仿真程序的輸入方法
6.8.2 觀察仿真波形
6.9 工程下載與檢測
6.9.1 時鐘設計
6.9.2 頂層文件與連接驅(qū)動程序
6.9.3 檢驗程序執(zhí)行
習題六
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.dappsexplained.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號