注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)行業(yè)軟件及應(yīng)用Verilog HDL數(shù)字控制系統(tǒng)設(shè)計(jì)實(shí)例

Verilog HDL數(shù)字控制系統(tǒng)設(shè)計(jì)實(shí)例

Verilog HDL數(shù)字控制系統(tǒng)設(shè)計(jì)實(shí)例

定 價(jià):¥28.00

作 者: 冼進(jìn)等
出版社: 中國(guó)水利水電出版社
叢編項(xiàng): 萬(wàn)水電子技術(shù)叢書
標(biāo) 簽: 教材

ISBN: 9787508444697 出版時(shí)間: 2007-04-01 包裝: 平裝
開(kāi)本: 787*1092 頁(yè)數(shù): 250 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  作為可編程邏輯器件的開(kāi)發(fā)語(yǔ)言Verilog HDL,由于其具有類似于通用C語(yǔ)言的風(fēng)格,被不少CPLD/FPGA開(kāi)發(fā)者所推崇。在數(shù)字控制領(lǐng)域,CPLD/FPGA的應(yīng)用也越來(lái)越廣,因此,作為開(kāi)發(fā)語(yǔ)言Verilog HDL就顯示了它的重要性。有關(guān)Verilog HDL的書籍很少,為了滿足廣大讀者學(xué)習(xí)Verilog HDL的需要,作者在總結(jié)多年教學(xué)與開(kāi)發(fā)經(jīng)驗(yàn)的基礎(chǔ)上編寫了本書,內(nèi)容安排如下:首先簡(jiǎn)單介紹Verilog HDL的語(yǔ)法,基本組合邏輯電路的Verilog HDL設(shè)計(jì)與實(shí)現(xiàn),以及基本時(shí)序邏輯電路的Verilog HDL設(shè)計(jì)與實(shí)現(xiàn);然后,通過(guò)多個(gè)綜合性數(shù)字控制系統(tǒng)Verilog HDL設(shè)計(jì)與實(shí)現(xiàn)的例子,重點(diǎn)地講解了較為復(fù)雜的數(shù)字控制系統(tǒng)的Verilog HDL設(shè)計(jì)與實(shí)現(xiàn),包括數(shù)字頻率計(jì)、交通燈控制系統(tǒng)、多功能數(shù)字鐘、步進(jìn)電機(jī)位置系統(tǒng)、直流電動(dòng)機(jī)控制系統(tǒng)、實(shí)用電梯控制器以及CCD芯片TCD132D的驅(qū)動(dòng)控制等?!”緯鴥?nèi)容翔實(shí)、語(yǔ)言通俗易懂,實(shí)例實(shí)用性和針對(duì)性強(qiáng),既可作為通信工程、電子工程、計(jì)算機(jī)、自動(dòng)控制等專業(yè)的學(xué)習(xí)數(shù)字電路設(shè)計(jì)的大學(xué)本科高年級(jí)學(xué)生和研究生Verilog HDL開(kāi)發(fā)的學(xué)習(xí)用書,也適合作為數(shù)字系統(tǒng)設(shè)計(jì)工程師和Verilog開(kāi)發(fā)者的參考用書。本書案例源代碼可以從中國(guó)水利水電出版社網(wǎng)站免費(fèi)下載,網(wǎng)址為:http://www.waterpub.com.cn/softdown/。

作者簡(jiǎn)介

暫缺《Verilog HDL數(shù)字控制系統(tǒng)設(shè)計(jì)實(shí)例》作者簡(jiǎn)介

圖書目錄

前言
第1章 Verilog HDL的基礎(chǔ)知識(shí)
1.1 概述
1.1.1 Verilog HDL的發(fā)展歷史
1.1.2 Verilog HDL的主要功能
1.1.3 Verilog HDL與VHDL的比較
1.2 Verilog HDL的基本語(yǔ)言要素
1.2.1 標(biāo)識(shí)符
1.2.2 程序注釋
1.2.3 書寫格式
1.2.4 系統(tǒng)任務(wù)和系統(tǒng)函數(shù)
1.2.5 編譯器偽指令
1.3 Verilog HDL的數(shù)據(jù)類型
1.3.1 線網(wǎng)類型
1.3.2 未說(shuō)明的線網(wǎng)
1.3.3 向量和標(biāo)量線網(wǎng)
1.3.4 寄存器類型
1.4 Verilog HDL的表達(dá)式
1.4.1 操作數(shù)
1.4.2 操作符
1.5 Verilog HDL的基本結(jié)構(gòu)
1.5.1 模塊
1.5.2 寸延
1.5.3 數(shù)據(jù)流描述方式
1.5.4 行為描述方式
1.5.5 結(jié)構(gòu)化描述方式
1.5.6 混合設(shè)計(jì)描述方式
第2章 基本邏輯電路設(shè)計(jì)實(shí)例
2.1 基本組合邏輯電路設(shè)計(jì)
2.1.1 基本門電路
2.1.2 譯碼器
2.1.3 編碼器
2.1.4 三態(tài)緩沖器
2.1.5 多路復(fù)用器
2.1.6 比較器
2.1.7 加法器與減法器
2.1.8 乘法器
2.2 基本時(shí)序邏輯電路設(shè)計(jì)
2.2.1 觸發(fā)器
2.2.2 分頻器
2.2.3 移位寄存器
2.2.4 序列信號(hào)發(fā)生器
2.3 存儲(chǔ)器設(shè)計(jì)
2.3.1 ROM
2.3.2 SRAM
2.3.3 FIFO
第3章 基于Verilog HDL的數(shù)字控制系統(tǒng)設(shè)計(jì)
3.1 需求分析
3.2 總體設(shè)計(jì)
3.2.1 系統(tǒng)任務(wù)分析
3.2.2 設(shè)計(jì)方案描述
3.2.3 總體框圖設(shè)計(jì)
3.3 器件選擇
3.3.1 可編程邏輯器件的選擇
3.3.2 外圍器件的選擇
3.4 邏輯算法及程序?qū)崿F(xiàn)
3.4.1 邏輯算法設(shè)計(jì)
3.4.2 硬件描述語(yǔ)言程序設(shè)計(jì)
3.4.3 功能仿真
3.4.4 時(shí)序仿真
3.5 邏輯的物理實(shí)現(xiàn)
3.6 系統(tǒng)整體調(diào)試
第4章 數(shù)字頻率計(jì)
4.1 數(shù)字頻率計(jì)功能描述
4.2 數(shù)字頻率計(jì)系統(tǒng)框圖
4.3 數(shù)字頻率計(jì)的Verilog HDL程序設(shè)計(jì)
4.3.1 計(jì)數(shù)模塊counter
4.3.2 門控模塊gate_control
4.3.3 分頻模塊fdiv
4.3.4 寄存器模塊nip latch
4.3.5 多路選擇模塊data mux
4.3.6 動(dòng)態(tài)位選模塊dispselect
4.3.7 BCD譯碼模塊dispdecodei
4.3.8 頂層電路Top
4.4 小結(jié)
第5章 交通燈控制系統(tǒng)
5.1 交通燈控制系統(tǒng)功能描述及系統(tǒng)框圖
5.1.1 系統(tǒng)功能描述
5.1.2 交通燈控制系統(tǒng)框圖
5.2 交通燈控制系統(tǒng)的Verilog HDL程序設(shè)計(jì)
5.2.1 主控制模塊control
5.2.2 55秒倒計(jì)時(shí)模塊counter55
5.2.3 5秒倒計(jì)時(shí)模塊counter05.
5.2.4 倒計(jì)時(shí)時(shí)間選擇驅(qū)動(dòng)模塊scan
5.2.5 倒計(jì)時(shí)時(shí)間選擇模塊counte elect
5.2.6 1kHz時(shí)鐘信號(hào)模塊fdivlkHz
5.2.7 lHz計(jì)數(shù)時(shí)鐘信號(hào)模塊fdivlhz
5.2.8 倒計(jì)時(shí)時(shí)間數(shù)據(jù)多路選擇模塊datamux
5.2.9 動(dòng)態(tài)顯示驅(qū)動(dòng)模塊dispselect
5.2.10 顯示數(shù)據(jù)多路選擇模塊dispmux
5.2.11 顯示數(shù)據(jù)譯碼模塊dispdecodet'
5.2.12 頂層電路Top
5.3 小結(jié)
第6章 多功能數(shù)字鐘
6.1 多功能數(shù)字鐘功能描述及系統(tǒng)框圖
6.1.1 多功能數(shù)字鐘功能描述
6.1.2 多功能數(shù)字鐘系統(tǒng)框圖
6.2 多功能數(shù)字鐘的Verilog HDL程序設(shè)計(jì)
6.2.1 主控制模塊:maincontt'ol
6.2.2 時(shí)間及其設(shè)置模塊time auto and set
6.2.3 時(shí)間顯示動(dòng)態(tài)位選模塊time-disp-select
6.2.4. 顯示模塊disp data mLIx
6.2.5 秒表模塊stopwatch
6.2.6 日期顯示與設(shè)置模塊date
6.2.7 鬧鐘模塊alatTnclock
6.2.8 分頻模塊fdiv
6.2.9 頂層電路Top
6.3 小結(jié)
第7章 步進(jìn)電機(jī)位置系統(tǒng)
7.1 步進(jìn)電機(jī)位置系統(tǒng)功能描述及系統(tǒng)框圖
7.1.1 步進(jìn)電機(jī)位置系統(tǒng)功能描述
7.1.2 步進(jìn)電機(jī)位置系統(tǒng)框圖
7.2 步進(jìn)電機(jī)位置系統(tǒng)的Verilog HDL程序設(shè)計(jì)
7.2.1 分頻模塊fdiv
7.2.2 16位計(jì)數(shù)器模塊counter 16 bits
7.2.3 16種脈沖產(chǎn)生模塊pulse 16
7.2.4. 每秒輸出脈沖數(shù)寄存器模塊second pulse latch
7.2.5 脈沖疊加模塊pulse sum
7.2.6 總脈沖輸出控制模塊sum COlatrol
7.2.7 頂層電路TOD
7.3 小結(jié)
第8章 直流電動(dòng)機(jī)控制系統(tǒng)
8.1 直流電動(dòng)機(jī)控制系統(tǒng)功能描述
8.2 直流電動(dòng)機(jī)控制系統(tǒng)框圖
8.3 直流電動(dòng)機(jī)控制系統(tǒng)的Vet5log HDL程序設(shè)計(jì)
8.3.1 電流采樣控制模塊CurTent adc ctrl
8.3.2 電流調(diào)節(jié)模塊Current Adiust
8.3.3 速度檢測(cè)模塊Rate Measure
8.3.4 速度調(diào)節(jié)模塊Rate Adiust
8.3.5 位置采樣控制模塊Position adc ctrl
8.3.6 位置調(diào)節(jié)模塊Position Adjust
8.3.7 主控制模塊Main Ctrl
8.3.8 頂層電路Top
8.4 小結(jié)
第9章 實(shí)用電梯控制器
9.1 實(shí)用電梯控制器功能描述
9.2 實(shí)用電梯控制器系統(tǒng)框圖
9.2.1 主控制器
9.2.2 從控制器
9.3 實(shí)用電梯控制器的Verilog HDL程序設(shè)計(jì)
9.3.1 主控制器Master Control
9.3.2 從控制器Slave Control
9.4 小結(jié)
第10章 CCD芯片TCDl32D的驅(qū)動(dòng)控制
10.1 CCD技術(shù)簡(jiǎn)介及CCD器件的選用
10.1.1 CCD技術(shù)及其應(yīng)用
10.1.2 CCD器件的選用
10.2 典型CCD集成芯片TCDl32D簡(jiǎn)介
10.3 CCD芯片TCDl32D的驅(qū)動(dòng)控制設(shè)計(jì)
10.3.1 各種脈沖信號(hào)的產(chǎn)生方式
10.3.2 CCD芯片TCDl32D的驅(qū)動(dòng)控制的Verilog.HDL程序
10.4 CCD芯片TCDl32D的輸出信號(hào)的噪聲處理
10.4.1 噪聲及其統(tǒng)計(jì)特性
10.4.2 噪聲通過(guò)電路的響應(yīng)
10.4.3 濾波器的作用
10.5 小結(jié)
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.dappsexplained.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)