本書主要闡述數(shù)字系統(tǒng)設計方法和VerilogHDL語言的應用,著眼于綜合開發(fā)能力的提高。本書按照“器件-設計軟件-設計語言”的順序系統(tǒng)介紹數(shù)字系統(tǒng)設計的方法、PLD器件、流行的EDA設計軟件和HDL設計語言等,力求涵蓋數(shù)字系統(tǒng)開發(fā)所涉及的主要方面,并在內容上進行取舍,作了精心的編排。本書重點對用VerilogHDL設計開發(fā)常用的數(shù)字電路和數(shù)字系統(tǒng)進行具體闡述,并配以大量的設計實例,所有實例均經過了綜合和驗證。相關器件和開發(fā)工具主要選取了國內廣泛使用的Altera公司的PLD器件及其開發(fā)工具〖JP3〗MAX+PLUSII。本書可供電子和通信等領域從事硬件設計和系統(tǒng)開發(fā)的工程技術人員和教師閱讀參考,也可以作為相關專業(yè)研究生和高年級本科生的教材。