注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機/網(wǎng)絡(luò)計算機輔助設(shè)計與工程計算其他相關(guān)軟件VHDL電路設(shè)計技術(shù)

VHDL電路設(shè)計技術(shù)

VHDL電路設(shè)計技術(shù)

定 價:¥36.00

作 者: 王道憲編
出版社: 國防工業(yè)出版社
叢編項: 嵌入式硬件系統(tǒng)設(shè)計與開發(fā)系列
標(biāo) 簽: VHDL

購買這本書可以去


ISBN: 9787118033526 出版時間: 2004-01-01 包裝: 平裝
開本: 頁數(shù): 412 字?jǐn)?shù):  

內(nèi)容簡介

  本書首先概述了電子線路發(fā)展的歷史與未來,主要是數(shù)字邏輯電路設(shè)計的原理、方法和應(yīng)用。并著重論述中大規(guī)模集成電路及EPROM存儲器、GAL、iSPLSI等可編程邏輯器件的原理、編程和應(yīng)用實例。書中有許多在實際應(yīng)用中取得成功的例子可啟發(fā)讀者把學(xué)到的基礎(chǔ)知識用于解決實際問題。緊接著指出了硬件描述語言(HDL)在設(shè)計數(shù)字電路中所起的作用,并系統(tǒng)概要地講解了VHDL的語法要點。在此基礎(chǔ)上,本書以VHDL為工具,介紹了幾種描述電路的方法與技巧,列舉了幾個典型電路的描述實例,分別講解了在電路設(shè)計和程序?qū)崿F(xiàn)方面的技巧。書中還對VHDL每個例子的詳細程序作了詳細論述,最后一章介紹了許多應(yīng)用性極強的例子作為全書的結(jié)尾。本書是VHDL用于數(shù)字電路設(shè)計的中高級讀本,可作為大專院校計算機、微電子學(xué)和半導(dǎo)體專業(yè)高年級本科生和研究生的教材,也可作為數(shù)字集成電路芯片設(shè)計人員的參考書。

作者簡介

暫缺《VHDL電路設(shè)計技術(shù)》作者簡介

圖書目錄

第1章  緒論
 1. 1  數(shù)字電路的分類. 特點及設(shè)計方法,
 1. 1. 1  數(shù)字電路的分類
 1. 1. 2  數(shù)字電路的特點
 1, 1. 3  數(shù)字電路與邏輯設(shè)計的基本方法
 1. 2  脈沖和脈沖電路
 1. 3  數(shù)字信號和數(shù)字電路
 1. 4  電子系統(tǒng)設(shè)計
 1. 4. 1  電子系統(tǒng)設(shè)計概述
 1. 4. 2  電子系統(tǒng)設(shè)計方法
 第2章  數(shù)制與編碼
 2. 1  進位計數(shù)制
 2. 1. 1  十進制
 2. 1. 2  二進制
 2. 1. 3  任意進制計數(shù)
 2. 2  數(shù)制轉(zhuǎn)換
 2. 2. 1  將R進制轉(zhuǎn)換為十進制數(shù)
 2. 2. 2  將十進制數(shù)轉(zhuǎn)換成R進制數(shù)
 2. 2. 3  任意兩種進位制之間的轉(zhuǎn)換
 2. 2. 4  基數(shù)為2K進位制之間的轉(zhuǎn)換
 2. 3  編碼
 2. 3. 1  二-十進制(BCD)碼
 2. 3. 2  奇偶校驗碼
 2. 3. 3  字符代碼
 第3章  邏輯函數(shù)及其簡化
 3. 1  邏輯變量
 3. 1. 1  邏輯變量的概念
 3. 1. 2  基本邏輯運算
 3. 1. 3  邏輯公理小結(jié)
 3. 2  邏輯定理
 3. 2. 1  邏輯定理
 3. 2. 2  布爾代數(shù)基礎(chǔ)
 3. 2. 3  一些重要的邏輯規(guī)則
 3. 3  邏輯表達式
 3. 3. 1  最小項及最小項表達式
 3. 3. 2  最大項及最大項表達式
 3. 3. 3  不完全確定電路的SOP和POS表達式
 3. 4  邏輯化簡
 3. 4. 1  化簡的意義
 3. 4. 2  卡諾圖化簡
 3. 4. 3  Q-M法
 第4章  組合邏輯電路
 4. 1  概述
 4. 1. 1  數(shù)字邏輯分類
 4. 1. 2  組合邏輯電路
 4. 2  組合邏輯的綜合(設(shè)計)
 4. 2. 1  組合邏輯電路的分析
 4. 2. 2  組合邏輯電路的設(shè)計
 4. 3  組合邏輯電路的競爭與冒險
 4. 3. 1  組合邏輯中的常用模塊
 4. 3. 2  組合邏輯中的競爭和冒險
 第5章  集成邏輯門
 5. 1  概述
 5. 1. 1  現(xiàn)狀
 5. 1. 2  基本邏輯門
 5. 1. 3  復(fù)合邏輯門
 5. 1. 4  三態(tài)門
 5. 2  分立元件門電路
 5. 3  TTL集成邏輯門
 5. 3. 1  二極管-晶體管邏輯門電路(DTL)
 5. 3. 2  晶體管-晶體管邏輯門電路(TTL)
 5. 3. 3  TTL電路的改進系列
 5. 3. 4  TTL擴展器. 集電極開路門及三態(tài)門
 5. 4  發(fā)射極耦合邏輯(ECL)門
 5. 4. 1  典型原理電路
 5. 4. 2  ECL門的實際電路
 5. 5  MOS邏輯門
 5. 5. 1  NMOS邏輯門電路
 5. 5. 2  PMOS邏輯門電路
 5. 5. 3  CMOS邏輯門電路
 5. 6  不同邏輯系列的配合問題
 5. 6. 1  邏輯電平的配合
 5. 6. 2  驅(qū)動能力的配合
 5. 7  各種集成邏輯門性能比較
 第6章  觸發(fā)器
 6. 1  時序電路的概述
 6. 2  時鐘觸發(fā)器
 6. 2. 1  基本RS(FF)觸發(fā)器
 6. 2. 2  鎖存器
 6. 2. 3  主從RS觸發(fā)器
 6. 2. 4  鐘控RS觸發(fā)器
 6. 2. 5  主從JK觸發(fā)器
 6. 3  邊沿觸發(fā)器
 6. 3. 1  沿觸發(fā)JK F/F
 6. 3. 2  D-觸發(fā)器
 6. 3. 3  T觸發(fā)器
 6. 3. 4  觸發(fā)器邏輯功能的轉(zhuǎn)換
 6. 4  觸發(fā)器的選擇和使用
 第7章  可編程邏輯器件及其應(yīng)用
 7. 1  概述
 7. 2  可編程邏輯器件的基本結(jié)構(gòu)
 7. 2. 1  PLD概述
 7. 2. 2  基本門電路的PLD表示方式
 7. 2. 3  PLD電路表示法
 7. 3  可編程陣列邏輯(PAL)器件
 7. 3. 1  現(xiàn)場可編程邏輯陣列(FPLA)器件
 7. 3. 2  PAL器件的基本結(jié)構(gòu)
 7. 3. 3  PAL器件的輸出和反饋結(jié)構(gòu)
 7. 3. 4  PAL器件編號與典型PAL器件介紹
 7. 3. 5  PAL器件的應(yīng)用
 7. 4  通用邏輯陣列(GAL)器件
 7. 4. 1  GAL器件的基本類型
 7. 4. 2  PAL型GAL器件
 7. 5  復(fù)雜可編程邏輯器件(CPLD)
 7. 5. 1  概述
 7. 5. 2  基于查找表的CPLD的電路結(jié)構(gòu)
 第8章  硬件描述語言VHDL
 8. 1  舊的硬件設(shè)計方法
 8. 2  使用HDL的硬件設(shè)計方法
 8. 3  VHDL硬件設(shè)計語言
 8. 4  VHDL語言的基本結(jié)構(gòu)
 8. 4. 1  基本設(shè)計單元
 8. 4. 2  庫. 包和配置
 8. 4. 3  VHDL中使用的數(shù)據(jù)類型和運算操作
 8. 4. 4  VHDL中的數(shù)據(jù)類型
 8. 4. 5  VHDL語言的運算操作符
 8. 4. 6  VHDL語言構(gòu)造體的描述方式
 8. 4. 7  VHDL語言的主要描述語句
 8. 4. 8  基本邏輯電路設(shè)計
 第9章  VHDL程序描述
 9. 1  VHDL程序的基本單元
 9. 2  設(shè)計實體
 9. 2. 1  類屬和端口說明
 9. 2. 2  端口模式
 9. 2. 3  實體說明部分
 9. 2. 4  實體語句部分
 9. 2. 5  構(gòu)造體
 9. 2. 6  配置
 9. 3  庫和包
 9. 3. 1  庫
 9. 3. 2  包
 9. 3. 3  配置
 9. 3. 4  塊(block)語句子結(jié)構(gòu)
 9. 3. 5  進程(process)語句子結(jié)構(gòu)
 9. 3. 6  子程序(subprogram)語句子結(jié)構(gòu)
 9. 4  描述風(fēng)格
 9. 4. 1  行為描述
 9. 4. 2  數(shù)據(jù)流描述
 9. 4. 3  結(jié)構(gòu)描述
 9. 4. 4  混合描述
 9. 5  VHDL中的數(shù)據(jù)類型及屬性
 9. 5. 1  標(biāo)準(zhǔn)的數(shù)據(jù)類型
 9. 5. 2  用戶定義的數(shù)據(jù)類型
 9. 5. 3  其他類型
 9. 5. 4  子類型
 9. 5. 5  數(shù)據(jù)類型的轉(zhuǎn)換
 9. 5. 6  數(shù)據(jù)類型的限定
 9. 5. 7  IEEE標(biāo)準(zhǔn)
 9. 6  詞法單元
 9. 6. 1  注釋
 9. 6. 2  數(shù)字
 9. 6. 3  字符
 9. 6. 4  字符串
 9. 6. 5  位串
 9. 7  VHDL表達式與運算符
 9. 7. 1  邏輯運算符
 9. 7. 2  算術(shù)運算符
 9. 7. 3  關(guān)系運算符
 9. 7. 4  并置運算符
 9. 7. 5  運算符的優(yōu)先級
 9. 8  VHDL主要描述語句
 9. 8. 1  順序語句
 9. 8. 2  并行語句
 9. 9  命名規(guī)則和注解標(biāo)注
 第10章  VHDL程序舉例
 10. 1  組合邏輯電路
 10. 1. 1  最高優(yōu)先級編碼器
 10. 1. 2  8位相等比較器
 10. 1. 3  優(yōu)先編碼器
 10. 1. 4  8位大小比較器
 10. 1. 5  8位總線收發(fā)器74254
 10. 1. 6  地址譯碼器
 10. 1. 7  三人表決器(三種不同的描述方式)
 10. 1. 8  LED七段譯碼器
 10. 1. 9  多路選擇器(使用if-else語句)
 10. 1. 10  雙2-4譯碼器74139
 10. 1. 11  漢明糾錯碼編碼器
 10. 1. 12  加法器
 10. 1. 13  除24計數(shù)
 10. 2  時序邏輯電路
 10. 2. 1  四D觸發(fā)器74175
 10. 2. 2  用狀態(tài)機實現(xiàn)的計數(shù)器
 10. 2. 3  簡單的鎖存器
 10. 2. 4  各種功能的計數(shù)器
 10. 2. 5  簡單的12位寄存器
 10. 2. 6  模16計數(shù)器(使用JK)
 10. 2. 7  帶load. clr功能的寄存器
 10. 2. 8  通用寄存器
 10. 2. 9  移位寄存器74164
 10. 2. 10  帶三態(tài)輸出的8位D寄存器74374
 10. 3  基本語法
 10. 3. 1  計數(shù)器:std_logic_unsigned的用法
 10. 3. 2  計數(shù)器:數(shù)據(jù)類型轉(zhuǎn)換語句的應(yīng)用
 10. 3. 3  計數(shù)器:generate語句的應(yīng)用
 10. 3. 4  計數(shù)器:GENERIC語句的應(yīng)用
 10. 3. 5  計數(shù)器:wait語句的應(yīng)用
 10. 3. 6  加法器:generate語句的應(yīng)用
 10. 3. 7  條件賦值:使用when else語句
 10. 3. 8  條件賦值:使用列舉類型
 10. 3. 9  條件賦值:使用多路選擇器
 10. 3. 10  無符號數(shù)到整數(shù)的轉(zhuǎn)換
 10. 3. 11  元件例化
 10. 4  存儲器舉例
 10. 5  狀態(tài)機舉例
 10. 5. 1  使用列舉類型的狀態(tài)機
 10. 5. 2  帶同步復(fù)位的狀態(tài)機
 10. 5. 3  使用變量的狀態(tài)機
 10. 5. 4  摩爾型狀態(tài)機1
 10. 5. 5  摩爾型狀態(tài)機2
 10. 5. 6  米勒型狀態(tài)機
 10. 5. 7  帶摩爾/米勒輸出的狀態(tài)機,
 10. 5. 8  測試向量舉例
 10. 5. 9  波形發(fā)生器
 10. 5. 10  相應(yīng)加法器的測試向量
 10. 6  其他舉例
 10. 6. 1  偽隨機數(shù)產(chǎn)生器
 10. 6. 2  電子密碼鎖控制電路
 10. 6. 3  棋類比賽計時時鐘
 10. 6. 4  Pelican Crossiong控制器
 10. 6. 5  白立堪十字控制器測試
 10. 6. 6  直流電機控制器
 10. 6. 7  一個簡單的UART
 10. 6. 8  布斯乘法器
 10. 6. 9  偽隨機比特發(fā)生器
 10. 6. 10  步進電機控制器
 參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.dappsexplained.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號