注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術(shù)計算機/網(wǎng)絡(luò)信息系統(tǒng)印刷電路板(PCB)設(shè)計與制作

印刷電路板(PCB)設(shè)計與制作

印刷電路板(PCB)設(shè)計與制作

定 價:¥28.00

作 者: 曾峰等編著
出版社: 電子工業(yè)出版社
叢編項: EDA工具應(yīng)用叢書
標 簽: 印刷/包裝

ISBN: 9787121014604 出版時間: 2005-08-01 包裝: 膠版紙
開本: 26cm 頁數(shù): 284 字數(shù):  

內(nèi)容簡介

  印刷電路板(PrintingCircuitBoard,PCB)是電子產(chǎn)品中電路元件的支撐件,它提供了電路元件和元件之間的電氣連接。本書詳細介紹了PCB的設(shè)計規(guī)范、PCB電磁兼容性、信號完整性分析、電源完整性設(shè)計、PCB設(shè)計的可制造性、可測性、PCB產(chǎn)品的性能指標、PCB設(shè)計實踐、項目管理等內(nèi)容。闡述了PCB設(shè)計的理論基礎(chǔ)、PCB的材料科學、元器件在PCB電路板安裝、表貼、埋藏及綁定方法;介紹了多層電路板、高頻電路、混合信號電路的設(shè)計方法和技巧。本書的寫作目標定位在PCB設(shè)計的更高層次上,介紹PCB設(shè)計的高級技術(shù),旨在提高讀者的PCB設(shè)計能力。本書適合有經(jīng)驗的電子產(chǎn)品設(shè)計工程師以及電子類相關(guān)專業(yè)的學生閱讀。

作者簡介

暫缺《印刷電路板(PCB)設(shè)計與制作》作者簡介

圖書目錄

第1章  概述    1.1  印刷電路板概述    1.1.1  印刷電路板發(fā)展過程    1.1.2  印刷電路板的分類    1.1.3  印刷電路板的制作工藝流程    1.1.4  印刷電路板的功能    1.1.5  印刷電路板的發(fā)展趨勢    1.2  印刷電路板基礎(chǔ)    1.2.1  印制板用基材    1.2.2  過孔    1.2.3  導線尺寸    1.2.4  焊盤尺寸(外層)    1.2.5  金屬鍍(涂)覆層    1.2.6  印制接觸片    1.2.7  非金屬涂覆層    1.2.8  永久性保護涂覆層    1.2.9  敷形涂層    1.2.10  印刷電路板的尺寸    1.2.11  阻燃性    1.2.12  印刷電路板基板的選擇    1.3  印刷電路板電氣性能    1.3.1  電阻    1.3.2  載流量    1.3.3  絕緣電阻    1.3.4  耐壓    1.3.5  其他電氣性能    1.4  生產(chǎn)實踐與設(shè)計    1.5  PCB設(shè)計相關(guān)標準    1.5.1  IPC-2510 系列標準簡介    1.5.2  開發(fā)機構(gòu)及組織    第2章  PCB設(shè)計的一般方法    2.1  設(shè)計流程    2.1.1  PCB的總體設(shè)計流程    2.1.2  PCB的設(shè)計流程    2.2  PCB布局    2.3  元件的選擇和考慮    2.4  熱處理設(shè)計    2.5  焊盤設(shè)計    2.6  基準設(shè)計和元件布局    2.7  設(shè)計文件檔案    2.8  布線    2.9  布線的檢查    2.10  PCB生產(chǎn)工藝對設(shè)計的要求    第3章  電磁兼容設(shè)計    3.1  電磁兼容的一般知識    3.1.1  電磁兼容及相關(guān)概念    3.1.2  電磁兼容的一般控制技術(shù)介紹    3.1.3  印刷電路板中的電磁兼容問題    3.2  電磁兼容設(shè)計的一般準則    3.2.1  電子電路設(shè)計的一般準則    3.2.2  印制電路設(shè)計準則    3.2.3  設(shè)備內(nèi)部走線準則    3.2.4  底板和機殼設(shè)計準則    3.2.5  布線設(shè)計準則    3.2.6  接地設(shè)計準則    3.3  PCB中電磁兼容設(shè)計方法    3.3.1  PCB材料、層、過孔的選擇與電磁兼容性    3.3.2  集成電路芯片與電磁兼容設(shè)計    3.3.3  PCB板內(nèi)元器件的布局、互連與電磁兼容設(shè)計    3.4  電磁兼容設(shè)計中的電源問題    3.4.1  電源噪聲    3.4.2  電源線設(shè)計    3.5  PCB電磁兼容設(shè)計中的地線設(shè)計    3.5.1  地線的阻抗    3.5.2  地線干擾機理    3.5.3  地線干擾對策    3.5.4  地線設(shè)計的原則    3.6  電磁兼容設(shè)計中的退耦電容    第4章  信號完整性分析    4.1  信號完整性概述    4.1.1  基本概念    4.1.2  信號完整性問題    4.2  信號完整性解決方法    4.2.1  PCB互聯(lián)中傳輸線的阻抗及反射    4.2.2  信號反射的形成    4.2.3  阻抗匹配與端接方案    4.2.4  端接技術(shù)的仿真分析    4.2.5  串擾分析    4.3  PCB的信號完整性與設(shè)計    4.3.1  信號完整性設(shè)計的一般準則    4.3.2  PCB設(shè)計的SI模型與選用    4.3.3  信號完整性仿真    4.3.4  基于信號完整性分析的PCB設(shè)計方法    4.3.5  PCB信號完整性設(shè)計工具APSIM-SPI    第5章  電源完整性設(shè)計    5.1  電源完整性概述    5.1.1  電源完整性設(shè)計的基礎(chǔ)知識    5.1.2  電源噪聲的起因及危害    5.2  電源完整性設(shè)計方法    5.2.1  電源分配系統(tǒng)    5.2.2  同步開關(guān)噪聲分析    5.2.3  旁路電容    5.2.4  電源完整性的PCB的布線規(guī)則    第6章  PCB設(shè)計的可制造性    6.1  PCB設(shè)計的可制造性    6.1.1  PCB設(shè)計的可制造性一般規(guī)范    6.1.2  PCB設(shè)計的檢查    6.1.3  PCB制造過程中常見的設(shè)計問題    6.1.4  PCB設(shè)計與IC芯片封裝    6.2  生產(chǎn)工藝和設(shè)計的關(guān)系    6.2.1  錫膏絲印工藝    6.2.2  點錫膏工藝    6.2.3  印膠工藝    6.2.4  貼片工藝    6.2.5  波峰焊接工藝    6.2.6  回流焊接工藝    6.2.7  了解制造能力    6.3  PCB基板的選擇    6.4  PCB的可制造性設(shè)計    6.4.1  通孔插裝元件的可制造性設(shè)計規(guī)范    6.4.2  表面貼元件的PCB可制造性設(shè)計規(guī)范    第7章  PCB的可測試性設(shè)計    7.1  概述    7.1.1  PCB可測試性的基本概念    7.1.2  PCB可測試性的焦點問題    7.1.3  PCB可測試性的電氣條件    7.1.4  PCB可測試性的機械條件    7.2  PCB測試的策略    7.3  PCB測試方法與缺陷覆蓋    7.4  PCB的可測性設(shè)計    7.5  PCB生產(chǎn)的測試    第8章  PCB的仿真設(shè)計    8.1  仿真的概念    8.2  電路仿真    8.2.1  SIM 98涉及的基本概念    8.2.2  SIM 98的仿真分析功能    8.2.3  波形窗口的操作    8.3  電路仿真舉例    8.3.1  模擬電路仿真——有源濾波器的仿真    8.3.2  數(shù)字電路仿真舉例    8.4  PCB級仿真    8.4.1  PCB級仿真概述    8.4.2  前期仿真(線仿真)    8.4.3  板級仿真    第9章  PCB設(shè)計實踐    9.1  多層電路板設(shè)計    9.1.1  多層電路板設(shè)計流程    9.1.2  多層電路板設(shè)計層的選擇    9.1.3  多層電路板設(shè)計實例    9.2  高速電路板設(shè)計    9.2.1  高速信號電路板設(shè)計概述    9.2.2  高頻電路布線技巧    9.2.3  高速PCB設(shè)計策略    9.2.4  高速PCB設(shè)計方法    9.2.5  高速PCB設(shè)計技術(shù)    9.2.6  設(shè)計高速電路板的注意事項    9.2.7  HyperLynx在高速電路板設(shè)計中的應(yīng)用    9.3  混合信號電路板的設(shè)計    9.3.1  混合信號電路布線基礎(chǔ)    9.3.2  混合信號PCB的分區(qū)設(shè)計    9.3.3  差分對布線在混合模擬信號PCB設(shè)計中的應(yīng)用    9.3.4  混合信號分析實例    9.4  PCB板的靜電釋放(ESD)設(shè)計    9.5  單片機系統(tǒng)印刷電路板設(shè)計    9.5.1  單片機系統(tǒng)印刷電路板設(shè)計要求    9.5.2  單片機系統(tǒng)印刷電路板設(shè)計技巧    第10章  PCB設(shè)計項目管理    10.1  設(shè)計管理    10.1.1  設(shè)計管理的重要性    10.1.2  產(chǎn)品的壽命設(shè)計    10.1.3  設(shè)計管理規(guī)范化    10.2  設(shè)計審核    10.2.1  新產(chǎn)品開發(fā)過程    10.2.2  設(shè)計完成后設(shè)計質(zhì)量的審核    10.2.3 印制板的設(shè)計質(zhì)量審核質(zhì)量記錄    10.3  產(chǎn)品研制中的EMC管理    10.3.1  概述    10.3.2  產(chǎn)品研制程序    10.3.3  EMC設(shè)計程序    10.4  高速PCB一體化設(shè)計流程    10.5  電磁兼容設(shè)計中的可靠性    10.6  利用虛擬系統(tǒng)原型加速PCB設(shè)計    10.7  CAD/CAM數(shù)據(jù)轉(zhuǎn)換的新趨勢    10.7.1  電子CAD/CAM數(shù)據(jù)交換(ECCE)    10.7.2  EDIF 4.0.0擴展應(yīng)用    10.7.3  ICP-2510系列標準    10.7.4  其他類型數(shù)據(jù)格式的發(fā)展    10.8  PCB生產(chǎn)過程控制    10.9  提高設(shè)計自動化程度的方法    10.10  現(xiàn)代集成制造系統(tǒng)(CIMS)    10.11  PCB裝配工業(yè)的發(fā)展    10.12  PCB布局布線技術(shù)的發(fā)展    參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.dappsexplained.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號