注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡計算機輔助設計與工程計算其他相關軟件VHDL實例剖析

VHDL實例剖析

VHDL實例剖析

定 價:¥39.00

作 者: 張凱,林偉編著
出版社: 國防工業(yè)出版社
叢編項:
標 簽: VHDL

ISBN: 9787118032789 出版時間: 2004-01-01 包裝: 膠版紙
開本: 26cm 頁數(shù): 459 字數(shù):  

內(nèi)容簡介

  本書內(nèi)容新穎、以實例見長,對涉及到VHDL語言的語法和工具都用實例來加以詮釋。本書分為三個部分對VHDL語言進行全面介紹。第一部分為基礎篇,介紹了VHDL語言的基礎知識,主要目的是為初學者打下一個良好的基礎;第二部分是提高篇,介紹了VHDL語言的高級知識和目前在電子電路設計中常用電路結(jié)構(gòu)的VHDL描述,目的是使讀者掌握用VHDL語言設計簡單邏輯電路的基本方法;第三部分是應用篇,從一些大型實例出發(fā),介紹用VHDL語言設計大型復雜電路的流程和在設計過程中所用到的設計技巧,并且簡要介紹了可編程邏輯器件的基礎知識和XILINX系統(tǒng)軟件的基本使用。書中列舉的大量實例都經(jīng)過微機上的XDILINX軟件或HP工作站上的Synopsys軟件的驗證。本書的特點是技術實用、易讀易懂、由淺入深,能夠使讀者逐步掌握VHDL語言。本書不僅注重基礎知識的介紹,而且力求向讀者系統(tǒng)地講解VHDL的實際應用。它既可作為高等學校計算機和電子工程專業(yè)的研究生、本科生的教材和教學參考書,也可作為廣大電子電路設計工程師、ASIC設計人員和系統(tǒng)設計人員的參考書。

作者簡介

暫缺《VHDL實例剖析》作者簡介

圖書目錄

第一部分  基礎篇
 第1章  概述
 1. 1  硬件描述語言
 1. 1. 1  硬件描述語言的產(chǎn)生
 1. 1. 2  利用硬件描述語言設計硬件
 1. 1. 3  硬件描述語言的種類
 1. 2  VHDL硬件描述語言
 1. 2. 1  VHDL語言的歷史
 1. 2. 2  VHDL語言的主要優(yōu)勢
 1. 2. 3  VHDL語言的不足之處
 1. 2. 4  VHDL語言的設計流程
 第2章  VHDL語言程序的基本模型結(jié)構(gòu)
 2. 1  VHDL語言程序的基本結(jié)構(gòu)
 2. 1. 1  實體說明
 2. 1. 2  結(jié)構(gòu)體
 2. 2  VHDL語言結(jié)構(gòu)體的三種描述方法
 2. 2. 1  結(jié)構(gòu)體的行為描述
 2. 2. 2  結(jié)構(gòu)體的數(shù)據(jù)流描述
 2. 2. 3  結(jié)構(gòu)體的結(jié)構(gòu)化描述
 2. 3  VHDL語言結(jié)構(gòu)體的子結(jié)構(gòu)描述
 2. 3. 1  塊語句結(jié)構(gòu)
 2. 3. 2  進程語句結(jié)構(gòu)
 2. 3. 3  子程序語句結(jié)構(gòu)
 第3章  VHDL語言程序的基本語法
 3. 1  數(shù)據(jù)對象
 3. 1. 1  常量
 3. 1. 2  變量
 3. 1. 3  信號
 3. 1. 4  文件
 3. 2  數(shù)據(jù)類型
 3. 2. 1  標準的數(shù)據(jù)類型
 3. 2. 2  用戶定義的數(shù)據(jù)類型
 3. 2. 3  用戶定義的子類型數(shù)據(jù)
 3. 2. 4  數(shù)據(jù)類型的轉(zhuǎn)換
 3. 3  操作運算符
 3. 3. 1  邏輯運算符
 3. 3. 2  算術運算符
 3. 3. 3  關系運算符
 3. 3. 4  并置運算符
 3. 3. 5  運算符的優(yōu)先級
 3. 4  詞法描述
 3. 4. 1  字符集
 3. 4. 2  詞法單元
 3. 4. 3  分界符
 3. 4. 4  標識符
 3. 4. 5  注釋
 3. 4. 6  字符和字符串文字
 3. 4. 7  位串文字
 3. 4. 8  抽象文字
 第4章  VHDL語言程序的基本描述語句
 4. 1  順序語句
 4. 1. 1  順序賦值語句
 4. 1. 2  WAIT語句
 4. 1. 3  IF語句
 4. 1. 4  CASE語句
 4. 1. 5  LOOP語句
 4. 1. 6  NEXT語句
 4. 1. 7  EXIT語句
 4. 1. 8  RETURN語句
 4. 1. 9  NULL語句
 4. 1. 10  斷言語句
 4. 1. 11  REPORT語句
 4. 2  并行語句
 4. 2. 1  并行信號賦值語句
 4. 2. 2  塊語句
 4. 2. 3  進程語句
 4. 2. 4  過程調(diào)用語句
 4. 2. 5  參數(shù)傳遞語句
 4. 2. 6  元件例化語句
 4. 2. 7  生成語句
 4. 2. 8  并行斷言語句
 第5章  VHDL語言程序的高級特征
 5. 1  庫
 5. 1. 1  庫的基本概念
 5. 1. 2  常見的庫
 5. 2  程序包
 5. 2. 1  程序包的基本概念
 5. 2. 2  常見的程序包
 5. 3  配置
 5. 3. 1  默認連接和默認配置
 5. 3. 2  元件的配置
 5. 3. 3  塊的配置
 5. 3. 4  結(jié)構(gòu)體的配置
 5. 4  VHDL語言中的屬性描述
 5. 4. 1  數(shù)值屬性
 5. 4. 2    數(shù)屬性
 5. 4. 3  信號屬性
 5. 4. 4  數(shù)據(jù)類型屬性
 5. 4. 5  數(shù)據(jù)范圍屬性
 5. 5  重載
 5. 5. 1  子程序重載
 5. 5. 2  運算符重載
 第6章  常用邏輯電路的VHDL語言程序
 6. 1  常用組合邏輯電路的VHDL語言程序
 6. 1. 1  門電路
 6. 1. 2  編碼器
 6. 1. 3  譯碼器
 6. 1. 4  選擇器
 6. 1. 5  緩沖器
 6. 1. 6  運算器
 6. 2  常用時序邏輯電路的VHDL語言程序
 6. 2. 1  觸發(fā)器
 6. 2. 2  寄存器
 6. 2. 3  移位寄存器
 6. 2. 4  計數(shù)器
 第二部分提高篇
 第7章  小型的設計實例
 7. 1  七段字符顯示器
 7. 2  加法器
 7. 3  分頻電路
 7. 4  8X9FIFO電路
 7. 5  內(nèi)存控制器
 第8章  XILINKISFA. 2i快速入門
 8. 1  XILINXISE4. 2i概述及設計流程
 8. 2  設計開始
 8. 2. 1  軟件的安裝
 8. 2. 2  運行ISE軟件
 8. 2. 3  使用在線幫助
 8. 3  設計輸入VHDL
 8. 3. 1  創(chuàng)建一個新的工程項
 8. 3. 2  創(chuàng)建一個計數(shù)器模塊
 8. 3. 3  利用計數(shù)器模板修改計數(shù)器模塊
 8. 4  仿真行為模型功能仿真
 8. 4. 1  創(chuàng)建一個testbench波形源文件
 8. 4. 2  初始化計數(shù)器輸入
 8. 4. 3  生成預期的輸出響應
 8. 5  使用ModelSim進行仿真
 8. 5. 1  行為仿真
 8. 5. 2  布局布線后的仿真
 第9章  XILINKISE4. 2i的高級應用
 9. 1  設計輸人(Schematic原理圖輸入)
 9. 1. 1  創(chuàng)建VHDL模塊生成一個原理圖符號
 9. 1. 2  創(chuàng)建一個新的頂層原理圖
 9. 1. 3  例化VHDL模塊
 9. 1. 4  原理圖中連線
 9. 1. 5  為連線添加網(wǎng)絡名
 9. 1. 6  為總線添加網(wǎng)絡名
 9. 1. 7  添加輸入/輸出管腳標記
 9. 2  設計輸入(FSM狀態(tài)機輸入)
 9. 2. 1  狀態(tài)機的建立生成VHDL代碼
 9. 2. 2  設計的功能仿真并產(chǎn)生TestBench
 9. 3  設計輸入(HDL硬件描述語言輸入方式)
 9. 3. 1  層次性結(jié)構(gòu)的描述
 9. 3. 2  上層文件和下層文件的連接方式
 9. 3. 3  一個包含底層文件的實例
 9. 4  設計實現(xiàn)
 9. 4. 1  運行實現(xiàn)設計
 9. 4. 2  在資源分配器Floorplanner中查看設計布局
 9. 5  對頂層文件進行時序仿真
 9. 5. 1  創(chuàng)建一個testbench波形源文件
 9. 5. 2  初始化計數(shù)器輸入
 9. 5. 3  生成預期的輸出響應
 9. 5. 4  布局布線后的仿真
 9. 6  IP包的嵌入使用
 第10章  CPLD/FPGA的邊界掃描與下載方式
 10. 1  引言
 10. 2  邊界掃描測試的結(jié)構(gòu)
 10. 3  測試邏輯的控制
 10. 4  邊界掃描的具體應用
 10. 5  XILINX器件的下載
 10. 5. 1  XILINX器件的下載電纜
 10. 5. 2  XILINX器件的下載方式
 第三部分  應用篇
 第11章  VHDL在數(shù)據(jù)通信領域的實際應用
 11. 1  UTOPIA2接口實例
 11. 1. 1  UTOPIA2接口的原理描述
 11. 1. 2  VHDL程序
 11. 2  UART的實例設計
 11. 2. 1  UART的結(jié)構(gòu)
 11. 2. 2  UART的內(nèi)部寄存器
 11. 2. 3  UART的發(fā)送器
 11. 2. 4  UART的接收器
 11. 2. 5  UART的中斷狀態(tài)機和管腳說明
 11. 2. 6  MODEM控制模塊
 11. 3  使用EPLD配置FPGA的實例
 11. 3. 1  使用EPLD配置FPGA的原理
 11. 3. 2  VHDL程序
 11. 4  高速FIFO的實例
 11. 4. 1  高速nFO的原理
 11. 4. 2  同步PIFO的VHDL程序
 11. 4. 3  異步nFO的VHDL程序
 11. 5  使用FPGA內(nèi)部的DLL
 11. 5. 1  FPGA中DLL的功能介紹
 11. 5. 2  VHDL程序1-DLL的標準使用
 11. 5. 3  VHDL程序2-DLL的為其他非VIRTEX芯片提供時鐘
 11. 6  可綜合200MHz的ZBTSRAM接口
 11. 6. 1  接口原理描述
 11. 6. 2  VHDL程序
 第12章  VHDL編程風格與編碼指南
 12. 1  說明
 12. 2  VHDL編碼風格
 12. 2. 1  文件頭
 12. 2. 2  聯(lián)機注釋
 12. 2. 3  命名規(guī)則
 12. 3  VHDL編碼指導
 12. 3. 1  在VHDL編碼中層次化設計
 12. 3. 2  關于鎖存和寄存器
 12. 3. 3  關于元件例化和黑箱操作
 12. 3. 4  DATAPATH的分析
 附錄A  VHDL的保留字
 附錄B  VHDL的標準包集合文件
 參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.dappsexplained.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號