注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)硬件、外部設(shè)備與維護(hù)計(jì)算機(jī)硬件技術(shù)教程:微機(jī)原理與接口技術(shù)

計(jì)算機(jī)硬件技術(shù)教程:微機(jī)原理與接口技術(shù)

計(jì)算機(jī)硬件技術(shù)教程:微機(jī)原理與接口技術(shù)

定 價(jià):¥30.00

作 者: 賈智平主編
出版社: 中國水利水電出版社
叢編項(xiàng): 華東高校計(jì)算機(jī)基礎(chǔ)教育研究會推薦教材
標(biāo) 簽: 暫缺

ISBN: 9787508401065 出版時(shí)間: 1999-08-01 包裝: 平裝
開本: 26cm 頁數(shù): 400 字?jǐn)?shù):  

內(nèi)容簡介

  《計(jì)算機(jī)硬件技術(shù)教程:微機(jī)原理與接口技術(shù)》結(jié)合Intel 8086/80386/80486及Petium微處理器家族,全面、系統(tǒng)地論述了微型計(jì)算機(jī)的基本原理與應(yīng)用技術(shù)。全書共十一章,內(nèi)容分別為:概述、80*86微處理器,尋址方式與指令系統(tǒng)、匯編語言程序設(shè)計(jì)、微型計(jì)算機(jī)接口、計(jì)數(shù)器/定時(shí)器技術(shù)、串并行接口技術(shù)、中斷控制器與DMA控制器、存儲器、數(shù)/模和模、數(shù)轉(zhuǎn)換技術(shù)、微型計(jì)算機(jī)總線技術(shù)?!队?jì)算機(jī)硬件技術(shù)教程:微機(jī)原理與接口技術(shù)》層次分明,實(shí)例豐富,在講述時(shí)力求通俗易懂,深入淺出。適合于作為計(jì)算機(jī)專業(yè)的本科生教材,也可供從事計(jì)算機(jī)應(yīng)用與開發(fā)的科研及工程技術(shù)人員自學(xué)參考。

作者簡介

暫缺《計(jì)算機(jī)硬件技術(shù)教程:微機(jī)原理與接口技術(shù)》作者簡介

圖書目錄

第一章 概述

1.1 微型計(jì)算機(jī)的發(fā)展
1.1.2 微型計(jì)算機(jī)的發(fā)展史
1.1.3 微型計(jì)算機(jī)的發(fā)展特點(diǎn)
1.2 微型機(jī)的分類
1.3 微型計(jì)算機(jī)系統(tǒng)的組成
1.4 微型計(jì)算機(jī)中的數(shù)的編碼與字符表示
1.4.1 進(jìn)位計(jì)數(shù)制與轉(zhuǎn)換
1.4.2 計(jì)算機(jī)中的數(shù)的表示
1.4.3 字符表示法
1.5 評估微型機(jī)性能的主要指標(biāo)
1.5.1 字長
1.5.2 指令執(zhí)行時(shí)間
1.5.3 內(nèi)部存儲器容量
1.5.4 外部設(shè)備配置
1.6 微型計(jì)算機(jī)的應(yīng)用
習(xí)題 

第二章 80X86微處理器

2.1 8086微處理器
2.1.1 8086的編程結(jié)構(gòu)
2.1.2 8086的工作模式及引腳功能
2.1.3 最小模式系統(tǒng)
2.1.4 最大模式系統(tǒng)
2.1.5 8086的操作和時(shí)序
2.1.6 8086的存儲器及I/O組織
2.2 80386微處理器
2.2.1 80386的特點(diǎn)
2.2.2 80386的內(nèi)部組成與結(jié)構(gòu)
2.2.3 80386處理器信號
2.3 80486微處理器
2.3.1 80486微處理器的特點(diǎn)
2.3.2 80486微處理器的結(jié)構(gòu)
2.3.3 80486微處理器的信號
2.4 Pentium與PentiumII
2.4.1 Pentium與Pentium特點(diǎn)
2.4.2 Pentium處理器信號功能
2.4.3 486與Pentium總線之間的區(qū)別
習(xí)題 

第三章 尋址方式與指令系統(tǒng)

3.1 尋址方式
3.1.1 立即數(shù)尋址
3.1.2 寄存器直接尋址
3.1.3 寄存器直接尋址
3.1.4 寄存器間接尋址
3.1.5 寄存器相對尋址
3.1.6 基址變址尋址
3.1.7 相對基址變址尋址
3.2 指令系統(tǒng)介紹
3.2.1 數(shù)據(jù)傳達(dá)指令
3.2.2 算術(shù)運(yùn)算指令
3.2.3 邏輯運(yùn)算指令
3.2.4 串操作指令
3.2.5 控制轉(zhuǎn)移指令
3.2.6 處理器控制指令
3.3 指令格式
3.3.1 雙操作數(shù)指令的格式
3.3.2 單操作數(shù)指令格式
3.3.3 累加器AX和AL固定尋址指信格式
3.3.4 其它指令的格式
習(xí)題 

第四章 匯編語言程序設(shè)計(jì)

4.1 匯編語言源程序設(shè)計(jì)
4.1.1 匯編語言源程序的結(jié)構(gòu)
4.1.2 偽操作
4.1.3 匯編語言行構(gòu)成
4.2 匯編語言上機(jī)過程
4.2.1 編輯匯編語言源程序
4.2.2 編譯匯編語言源程序
4.2.3 連接裝配匯編程序
4.2.4 匯編程序的運(yùn)行
4.2.5 匯編程序的調(diào)試
4.3 系統(tǒng)功能調(diào)用
4.3.1 鍵盤輸入
4.3.2 顯示輸出
4.3.3 文件操作
4.3.4 返回到操作系統(tǒng):4CH功能
4.4 宏處理偽操作
4.4.1 宏定義與宏調(diào)用
4.4.2 幾個(gè)主要的宏操作偽指令
4.5 江編程序設(shè)計(jì)方法
4.5.1 應(yīng)用軟件設(shè)計(jì)與程序的基本結(jié)構(gòu)
4.5.2 順序程序設(shè)計(jì)
4.5.3 分支程序設(shè)計(jì)
4.5.4 循環(huán)程序設(shè)計(jì)
4.5.6 子程序設(shè)計(jì)
4.6 模塊化程序設(shè)計(jì)
4.6.1 模埠化程序設(shè)計(jì)概述
4.6.2 模塊之間的連接
4.6.3 匯編程序與C語言程序的混編程
習(xí)題 

第五章 微型計(jì)算機(jī)接口

5.1 接口及接口的功能
5.1.1 接口的必要性
5.1.2 接口的功能
5.2 CPU與外設(shè)之間的信號
5.2.1 數(shù)據(jù)信息
5.2.2 狀態(tài)信息
5.2.3 控制信息
5.3 CPU與接口之間的信息傳遞方式
5.3.1 查詢方式
5.3.2 中斷方式
5.3.3 直接存儲器存取方式
5.4 接口與系統(tǒng)的連接
5.4.1 接口與系統(tǒng)的典型連接
5.4.2 口地址譯碼技術(shù)

第六章 計(jì)數(shù)器定時(shí)器接口技術(shù)

6.1 概述
6.2 可編程計(jì)數(shù)器/定時(shí)器的工作原理
6.3 可編程計(jì)數(shù)器/定時(shí)器8253
6.3.1 8253的主要功能
6.3.2 8253的工作原理
6.3.3 8253的編程命令和工作方式
6.4 8253的編程與應(yīng)用舉例
6.4.1 8253的初始化編程
6.4.2 8253的計(jì)數(shù)值讀出
6.4.3 8253應(yīng)用舉例
習(xí)題 

第七章 串并行接口技術(shù)

7.1 并行接口
7.1.1 并行接口概念
7.1.2 并行接口的實(shí)現(xiàn)與工程過程
7.2 可編程并行接口8255A
7.2.1 8255A的主要功能
7.2.2 8255A的工作原理
7.2.3 8255A的編程命令和工作方式
7.3 8255A的應(yīng)用舉例
7.3.1 8255A控制LED顯示
7.3.2 8255A用于打印機(jī)接口
7.3.3 8255A用于鍵盤接口
7.4 串行通信概觀
7.4.1 串行數(shù)據(jù)傳送模式
7.4.2 串行通信方式
7.4.3 RS-232C串行接口
7.4.4 信號調(diào)制與解調(diào)
7.5 可編程串行接口8251A
7.5.1 8251A的主要功能
7.5.2 8251A的編程結(jié)構(gòu)
7.5.3 8251A的編程命令
7.6 8251A初始化編程及應(yīng)用舉例
7.6.1 8251A的初始化編程
7.6.2 8251A應(yīng)用舉例
習(xí)題 

第八章 中斷控制器.DMA控制器

8.1 右斷控制器8259A
8.1.1 8259A的主要功能
8.1.2 8259A的編程結(jié)構(gòu)和工作原理
8.1.3 8259A的編程命令和工作方式
8.2 8259A編程應(yīng)用舉例
8.2.1 初始化編程
8.2.2 中斷全嵌套方式舉例
8.2.3 主從方式下的連接與編程
8.3 DMA控制器8237A
8.3.1 DMA控制器的一般結(jié)構(gòu)和概要
8.3.2 8237A控制器8237A的編程結(jié)構(gòu)
8.3.3 8237A的外部引腳
8.3.4 8237A的編程命令和工作模式
8.4 8237A編程和使用
8.4.1 8237A的初始化編程
8.4.2 8237A的與軟盤控制器的連接與編程應(yīng)用
習(xí)題 

第九章 存儲器

9.1 存儲器的分類
9.1.1 按在系統(tǒng)中的地位分類
9.1.2 按存儲介質(zhì)分類
9.1.3 按信息存取方式分類
9.2 微型計(jì)算機(jī)內(nèi)豐的常用結(jié)構(gòu)
9.3 選擇存儲器芯片的需要考慮的因素
9.3.1 易失性
9.3.2 容量
9.3.3 速度
9.3.4 功耗
9.3.5 可靠性
9.3.6 價(jià)格
9.4 半導(dǎo)體存儲器
9.4.1 半導(dǎo)體存儲器件的分類
9.4.2 內(nèi)存儲器的性能指標(biāo)
9.5 隨機(jī)存取存儲器
9.5.1 基本結(jié)構(gòu)及組成
9.5.2 靜態(tài)RAM
9.5.3 勸態(tài)RAM
9.5.4 存儲器容量的擴(kuò)展
9.5.5 存儲器的工作時(shí)序
9.5.6 半導(dǎo)體存儲器的備份電源
9.5.7 RAM小結(jié)
9.6 只讀存儲器ROM
9.6.1 只讀存儲器的結(jié)構(gòu).特點(diǎn)和分類
9.6.2 基本存儲電路舉例
9.6.3 只讀存儲器典型產(chǎn)品舉例
9.6.4 只讀存儲器的應(yīng)用
9.7  存儲器子系統(tǒng)與CPU主系統(tǒng)的連接
9.7.1 EPROM.RAM子系統(tǒng)與CPU主系統(tǒng)的連接
9.7.2 8086CPU的最小模式與靜態(tài)RAM的連接
9.7.3 存儲器芯片同CPU連接時(shí)應(yīng)注意的問題
9.7.4 存儲器的基本結(jié)構(gòu)
9.8 存儲體系統(tǒng)結(jié)構(gòu)
9.8.1 存儲器的多體結(jié)構(gòu)
9.8.2 虛擬存儲器
9.8.3 高速緩沖存儲器
習(xí)題 

第十章 模/數(shù)和數(shù)/模轉(zhuǎn)換

10.1 概述
10.2 數(shù)/模轉(zhuǎn)換器
10.2.1 數(shù)/模轉(zhuǎn)換器的工作原理
10.2.2 數(shù)/模轉(zhuǎn)換器的選擇要點(diǎn)
10.2.3 數(shù)/模轉(zhuǎn)換器與CPU的接口
10.2.4 12位D/A轉(zhuǎn)換器——AD567
10.2.5 D/A轉(zhuǎn)換器接口設(shè)計(jì)的幾點(diǎn)實(shí)用技術(shù)
10.3 模/數(shù)轉(zhuǎn)換器
10.3.1 概述
10.3.2 模/數(shù)轉(zhuǎn)換的方法和原理
10.3.3 模/數(shù)轉(zhuǎn)換器的參數(shù)
10.3.4 A/D轉(zhuǎn)換器選擇要點(diǎn)及應(yīng)用設(shè)計(jì)的幾點(diǎn)實(shí)用技術(shù)
10.3.5 模/數(shù)轉(zhuǎn)換器與系統(tǒng)的連接
10.3.6 典型8位A/D轉(zhuǎn)換器芯片:ADC0809
10.3.7 典型12位A/D轉(zhuǎn)換器芯片:AD574
習(xí)題 

第十一章 微型計(jì)算機(jī)總線技術(shù)

11.1 概述
11.2 PC/XT總線 
11.3 ISA總線
11.4 MCA總線
11.5 EISA總線
11.6 VESA局部總線
11.6.1 個(gè)人計(jì)算機(jī)的圖像處理
11.6.2 局部總線
11.6.3 VL-Bus
11.7 PCI局部總線
11.7.1 PCI概述
11.7.2 PCI擴(kuò)展總線的結(jié)構(gòu)
11.7.3 PCI管腳信號
11.8 PCMCIA
11.8.1 PCMCIA的硬件規(guī)格
11.8.2 PCMCIA的軟件規(guī)格
11.8.3 PCMCIA管腳信號
11.9 STD總線
11.9.1 STD總線的主要特點(diǎn)
11.9.2 STD總線的規(guī)范
習(xí)題 

附錄一 ASCII碼字符表
附錄二 8086/8088指令系統(tǒng)一覽表
附錄三 DOS功能調(diào)用
附錄四 BIOS中斷調(diào)用
附錄五 匯編程序出錯(cuò)信息
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.dappsexplained.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號