注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡計算機組織與體系結構數(shù)字邏輯與數(shù)字系統(tǒng)

數(shù)字邏輯與數(shù)字系統(tǒng)

數(shù)字邏輯與數(shù)字系統(tǒng)

定 價:¥26.00

作 者: 王永軍,李景華主編
出版社: 電子工業(yè)出版社
叢編項: 高等學校規(guī)劃教材
標 簽: 數(shù)字邏輯

購買這本書可以去


ISBN: 9787505374652 出版時間: 2002-02-01 包裝:
開本: 26cm 頁數(shù): 316 字數(shù):  

內(nèi)容簡介

  本書對第一版的內(nèi)容作了精選和修訂,尤其對第一版中《可編程邏輯器件和現(xiàn)場可編程門陣列器件》一章的內(nèi)容作了較大的修改和增補。除介紹了可編程邏輯器件PLD的工作原理和典型電路結構外,還介紹了這些器件的開發(fā)過程,并配有典型、實用的例題。這些例題都是作者從多年科研和教學實踐經(jīng)驗中提煉出來的,其目的是為讀者學習、應用這些器件設計開發(fā)數(shù)字系統(tǒng)打下基礎。本書基本上保持了第一版的體系,內(nèi)容包括:數(shù)字邏輯基礎、邏輯門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、半導體存儲器、可編程邏輯器件、脈沖波形的產(chǎn)生與整形、數(shù)/模和模/數(shù)轉換、數(shù)字系統(tǒng)分析與設計。本書可作為計算機類、電子類、自動化類等有關專業(yè)的教材或教學參考書,也可供有關專業(yè)的工程技術人員參考。

作者簡介

暫缺《數(shù)字邏輯與數(shù)字系統(tǒng)》作者簡介

圖書目錄

第一章數(shù)字邏輯基礎
第一節(jié)計數(shù)體制
一.十進制數(shù)
二.二進制數(shù)
三.八進制數(shù)和十六進制數(shù)
四.數(shù)制間的轉換
第二節(jié)常用編碼
一.二十進制編碼(BCD碼)
二.循環(huán)碼
三.ASCll碼
第三節(jié)二極管和三極管的開關特性
一.二極管的開關特性
二.三極管的開關特性
第四節(jié)邏輯代數(shù)基礎
一.邏輯變量和邏輯函數(shù)
二.基本邏輯運算及基本邏輯門
三.邏輯代數(shù)的基本公式和常用公式
四.邏輯函數(shù)的表示方法
五.邏輯函數(shù)的化簡
習題一
第二章邏輯門電路
第一節(jié)分立元件門電路
一.基本邏輯門電路
二.與非門.或非門電路
第二節(jié)TTL集成邏輯門電路
一.TTL與非門的工作原理
二.TTL與非門的電壓傳輸特性及抗于擾能力
三.TFL與非門的輸人特性.輸出特性和帶負載能力
四.TTL與非門的動態(tài)特性
第三節(jié)其他類型的TTL門電路
一.集電極開路門(OC門)
二.三態(tài)輸出門(TSL門)
第四節(jié)MOS邏輯門
一.NMOS門電路
二.CMOS門電路
第五節(jié)數(shù)字集成電路使用中應注意的問題
一.TTL數(shù)字集成電路使用中應注意的問題
二.CMOS電路使用中應注意的問題
三.數(shù)字集成電路的接口
習題二
第三章組合邏輯電路
第一節(jié)組合邏輯電路特點
第二節(jié)小規(guī)模集成電路構成的組合電路的分析與設計
一.分析方法
二.設計方法
第三節(jié)編碼器
一.二進制編碼器
二.二十進制編碼器
三.優(yōu)先編碼器
第四節(jié)譯碼器
一.二進制譯碼器
二.二一十進制譯碼器
三.半導體數(shù)碼管和士
第五節(jié)數(shù)據(jù)分配器與數(shù)據(jù)選擇器
一.數(shù)據(jù)分配器
二.數(shù)據(jù)選擇器
第六節(jié)數(shù)值比較電路
一.比較原理
二.一位比較器
三.四位比較器
第七節(jié)算數(shù)運算電路
一.二進制加法電路
二.二進制減法電路
三.算術邏輯單充(ALU)
第八節(jié)奇偶校驗電路
一.奇偶校驗的基本原理
二.中規(guī)模集成奇偶發(fā)生器/校驗器
第九節(jié)用中規(guī)模集成電路構成的組合電路的設計
第十節(jié)組合邏輯電路的競爭一冒險
一.競爭一冒險的產(chǎn)生
二.競爭一冒險的判斷
三.競爭一冒險的消除
習題三
第四章觸發(fā)器
第一節(jié)基本觸發(fā)器
一.門鎖電路及基本RS觸發(fā)器
二.同步因觸發(fā)器
三.其他功能觸發(fā)器
四.存在問題
第二節(jié)TTL集成觸發(fā)器
一.TTL集成JK觸發(fā)器
二.集成D觸發(fā)器
第三節(jié)MOS觸發(fā)器
第四節(jié)觸發(fā)器邏輯功能的轉換
習題四
第五章時序邏輯電路
第一節(jié)時序邏輯電路的特點和表示方法
一.時序邏輯電路的特點
二.時序邏輯電路的表示方法
第二節(jié)時序電路的分析方法
第三節(jié)寄存器
一.數(shù)碼寄存器
二.鎖存器
三.移位寄存器
第四節(jié)計數(shù)器
一.計數(shù)器分類
二.二進制計數(shù)器
三.十進制計數(shù)器
四.可逆計數(shù)器
五.用中規(guī)模集成計數(shù)器構成任意進制計數(shù)器
六.移位寄存器型計數(shù)器
第五節(jié)順序脈沖發(fā)生器
第六節(jié)時序邏輯電路的設計方法
習題五
第六章半導體存儲器
第一節(jié)概述
一.半導體存儲器的特點及分類
二.存儲器的技術指標
第二節(jié)只讀存儲器
一.固定只讀存儲器(ROM)
二.可編程只讀存儲器
三.可擦可編程只讀存儲器
第三節(jié)隨機存取存儲器
一.靜態(tài)RAM
二.動態(tài)RAM
三.集成RAM簡介
四.RAM的擴展
習題六
第七章可編程邏輯器件
第一節(jié)可編程邏輯器件概述
一.可編程ASC現(xiàn)狀與發(fā)展
二.關于可編程ASC器件分類以及選擇問題的討論
三.可編程ASC的一般開發(fā)步驟
四.IDPDOWN和BOTTOM-UP設計思想
五.設計庫及庫元件
六.畫層次原理圖
七.層次連接器符號和總線
八.層次化設計的模擬
第二節(jié)可編程邏輯器件基礎
一.PLD的邏輯表示
二.邏輯陣列的PID表示法應用舉例
第三節(jié)通用陣列邏輯GAL
一.GAL的結構及其工作原理
二.GAL的應用舉例
第四節(jié)在系統(tǒng)可編程邏輯器件ispLSI/pLSI
一.Lattice公司的ispLSI/plLSI系列器件簡介
二.ispLSI/pLSI1000系列器件的內(nèi)部結構
三.ispLSI器件的編程
習題七
第八章脈沖波形的產(chǎn)生與整形
第一節(jié)集成555定時器及應用
一.電路組成及工作原理
二.集成555定時器的應用
第二節(jié)門電路構成的矩形波發(fā)生器及整形電路
一.多諧振蕩器
二.單穩(wěn)態(tài)觸發(fā)器
三.施密特觸發(fā)器
習題八
第九章數(shù)/模和模/數(shù)轉換
第一節(jié)數(shù)/模轉換器(DAC)
一.二進制權電阻DAC
二.R-2R倒T型電阻網(wǎng)絡DAC
三.DAC的主要技術指標
四.集成DAC
五.D/A轉換器應用舉例
第二節(jié)模/數(shù)轉換器(ADC)
一.幾個基本概念
二.并行比較ADC
三.反饋比較式ADC
四.雙積分ADC
五.ADC的主要技術指標
六.集成ADC舉例
第三節(jié)A/D轉換器應用舉例
習題九
第十章數(shù)字系統(tǒng)分析與設計
第一節(jié)數(shù)字系統(tǒng)概述
第二節(jié)數(shù)字系統(tǒng)設計語言——寄存器傳送語言
一.基本語句
二.設計舉例
第三節(jié)簡易計算機的功能分析與電路設計
一.簡易計算機功能分析與框圖設計
二.簡易計算機控制器設計
三.簡易計算機部件邏輯圖設計
四.簡易計算機的實現(xiàn)
習題十
附錄A實驗內(nèi)容
一.邏輯門功能驗證及應用電路實驗
二.組合電路功能驗證及應用電路實驗
三.觸發(fā)器功能驗證及應用電路實驗
四.時序電路功能驗證及應用電路實驗
五.脈沖波形的產(chǎn)生和整形電路實驗
六.運算電路實驗
七.綜合性實驗
八.可編程ASIC設計實例
附錄B電氣圖用圖形符號二進制邏輯單元(GB4728.12—85)簡介
一.符號的構成
二.邏輯約定
三.各種限定性符號
四.關聯(lián)標注法
五.常用器件符號示例
附錄C常用邏輯符號對照表
附錄D國產(chǎn)半導體集成電路型號命名法(GB3430—82)
一.型號的組成
二.例示
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.dappsexplained.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號